[發(fā)明專利]信息處理設備和信息處理方法無效
| 申請?zhí)枺?/td> | 201310283567.X | 申請日: | 2013-07-08 |
| 公開(公告)號: | CN103543815A | 公開(公告)日: | 2014-01-29 |
| 發(fā)明(設計)人: | 瀬川淳一;金井達德;藤崎浩一;木村哲郎;外山春彥;白井智;樽家昌也;春木洋美;城田祐介;柴田章博 | 申請(專利權)人: | 株式會社東芝 |
| 主分類號: | G06F1/32 | 分類號: | G06F1/32 |
| 代理公司: | 中國國際貿易促進委員會專利商標事務所 11038 | 代理人: | 肖靖 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 信息處理 設備 方法 | ||
相關申請的交叉引用
本申請基于并且要求2012年7月9日提交的日本專利申請No.2012-153615的優(yōu)先權的權益,其全部內容通過引用包含于本文中。
技術領域
本文中所描述的實施例一般地涉及信息處理設備。
背景技術
諸如移動電話和平板終端之類的嵌入式裝置需要利用電池或類似單元的有限電力來工作。因此,降低裝置的電力消耗是主要的技術問題之一。近年來,嵌入式裝置中的存儲器的電力消耗已經隨著所安裝的存儲器的數量增加而增加。因此,抑制存儲器的電力消耗以降低裝置的電力消耗越來越重要。
一種已知的用于抑制存儲器的電力消耗的技術使得當處理器跳轉到其中處理器等待中斷的空閑狀態(tài)時存儲器跳轉到省電模式,從而抑制存儲器的電力消耗。例如,當處理器跳轉到中斷等待狀態(tài)時,一種已知的技術使得存儲器跳轉到省電模式,在省電模式中,電力消耗低于正常操作模式。當在省電模式中出現中斷時,存儲器返回到正常操作模式。因此,存儲器的電力消耗被降低。
利用傳統(tǒng)的技術,當處理器跳轉到中斷等待狀態(tài)時,存儲器跳轉到省電模式,從而降低存儲器的電力消耗。然而,存儲器即使在省電模式中也仍在消耗電力。因此,產生沒有充分降低電力消耗的問題。
發(fā)明內容
實施例的一個目的是提供一種能夠降低電力消耗的信息處理設備和計算機程序產品。
根據一個實施例,一種信息處理設備包括處理器、第一存儲器和電源控制器。第一存儲器被配置為在其中存儲該表示處理的數據。該處理器被配置為執(zhí)行與表示處理的數據相關的處理。電源控制器被配置為當處理器跳轉到其中處理器等待中斷的空閑狀態(tài)時停止向第一存儲器供應電力并且當處理器在空閑狀態(tài)中接收到中斷時開始向第一存儲器供應電力。當處理器在空閑狀態(tài)中接收到中斷時,處理器執(zhí)行第一存儲器的初始化來將第一存儲器設置成其中可從處理器訪問第一存儲器的狀態(tài)。
根據上述信息處理設備,能夠降低電力消耗。
附圖說明
圖1是圖示出根據一個實施例的信息處理設備的框圖。
圖2是圖示出根據實施例的第一存儲器和第二存儲器的示意圖。
圖3是根據實施例的處理器的示例操作的流程圖。
圖4是圖示出根據實施例的第二存儲器的在跳轉到空閑狀態(tài)之后的狀態(tài)的示意圖。
圖5是根據實施例的處理器的示例操作的流程圖。
具體實施方式
以下將參考附圖來詳細描述各個實施例。
圖1是圖示出根據實施例的信息處理設備100的示例配置的框圖。如圖1中所示,信息處理設備100包括處理器10、第一存儲器20、存儲器控制器30、電力狀態(tài)管理單元35、電源控制器40、第二存儲器50和輸入/輸出裝置60。
處理器10是執(zhí)行與存儲在第一存儲器(主存儲器)20中的表示處理的數據相關的處理來執(zhí)行各種類型處理的處理單元。存儲在第一存儲器20中的表示處理的數據包括下述表示中斷處理的數據(中斷處理程序,interrupt?handler)。處理器10具有接收中斷的功能,該中斷是從輸入/輸出裝置60通知的。處理器10在活動狀態(tài)和空閑狀態(tài)之間跳轉。在活動狀態(tài)中,處理器10執(zhí)行與表示處理的數據相關的處理。在空閑狀態(tài)中,處理器10等待中斷(更具體而言,空閑狀態(tài)是其中處理器10不執(zhí)行與表示處理的數據相關的處理而等待中斷的狀態(tài))。在活動狀態(tài)中,處理器10在需要時訪問第一存儲器20,而在空閑狀態(tài)中,處理器10不訪問第一存儲器20。一些處理器根據它們的省電功能具有多種類型的空閑狀態(tài)。在處理器在空閑狀態(tài)中不訪問第一存儲器20并且在接收到中斷時跳轉到活動狀態(tài)的范圍內,任何處理器都可以用作根據該實施例的處理器10。
第一存儲器20是在其中存儲用于由處理器10執(zhí)行的處理的信息(諸如數據、和表示處理的數據)的主存儲器。第一存儲器20經由存儲器控制器30耦合到處理器10。一般,用于應用處理器的主存儲器的高速和大容量存儲器被配置為使用同步接口高速地被訪問(即,利用同步存儲器配置)。根據該實施例的第一存儲器20利用同步非易失性存儲器配置。例如,第一存儲器20可以采用MRAM(磁阻式隨機存取存儲器)、FeRAM、PCM、ReRAM或其它類型的存儲器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社東芝,未經株式會社東芝許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310283567.X/2.html,轉載請聲明來源鉆瓜專利網。





