[發(fā)明專利]橋接裝置、存儲裝置和記錄介質(zhì)無效
| 申請?zhí)枺?/td> | 201310272608.5 | 申請日: | 2013-07-01 |
| 公開(公告)號: | CN103530251A | 公開(公告)日: | 2014-01-22 |
| 發(fā)明(設(shè)計)人: | 菅沢延彥;小林優(yōu)太;后藤真孝 | 申請(專利權(quán))人: | 株式會社東芝 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38;G06F13/28 |
| 代理公司: | 上海市華誠律師事務(wù)所 31210 | 代理人: | 徐曉靜 |
| 地址: | 日本東京都*** | 國省代碼: | 日本;JP |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 裝置 存儲 記錄 介質(zhì) | ||
技術(shù)領(lǐng)域
本發(fā)明涉及一種橋接裝置、存儲裝置和記錄介質(zhì)。
背景技術(shù)
以往,有一種橋接裝置所進(jìn)行的數(shù)據(jù)傳輸?shù)男阅芴岣呒夹g(shù)。作為實施性能提高技術(shù)的橋接裝置的一例,已知有如下一種。該橋接裝置包括MPU(微處理器,Micro?Processing?Unit)、中斷控制器和數(shù)據(jù)緩沖器。該橋接裝置將通信控制器和訪問NAND閃存的存儲器控制器之間連接。該橋接裝置因內(nèi)置MPU及中斷控制器等,因此不僅連接總線段之間,而且進(jìn)行數(shù)據(jù)包的組合和分拆這種通信處理,或進(jìn)行存儲器控制器和通信控制器的控制。如此,可由橋接裝置自身來實行本來對該橋接裝置進(jìn)行控制的主體即CPU(中央處理器)所承擔(dān)的處理負(fù)擔(dān),減輕CPU的處理負(fù)荷。由此,使數(shù)據(jù)傳輸性能提高。但是,存在著以數(shù)據(jù)包單位產(chǎn)生中斷、并且MPU的軟件處理的負(fù)荷高而不能充分地獲得信息吞吐量的問題。
另外,作為不同于上述的技術(shù),已知有一種通過具有中斷代理處理部減輕CPU所承擔(dān)的DMA(直接存儲器存取,direct?memory?access)傳輸處理和中斷處理的負(fù)擔(dān)、使數(shù)據(jù)傳輸性能提高的系統(tǒng)。但是,在該系統(tǒng)中,對于文件傳輸,存在著這樣的問題:不能充分發(fā)揮傳輸性能提高的效果。這是因為文件傳輸處理中伴有與文件系統(tǒng)相關(guān)的處理,即使使用該技術(shù)也不可能提高該部分性能的緣故。因此,當(dāng)文件系統(tǒng)處理成為性能惡化主因時,無法充分提高存儲器與網(wǎng)絡(luò)之間的文件傳輸?shù)臄?shù)據(jù)傳輸性能。
發(fā)明內(nèi)容
本發(fā)明的作為一形態(tài)的橋接裝置對訪問數(shù)據(jù)儲存裝置的第一控制器與第二控制器之間的數(shù)據(jù)傳輸進(jìn)行橋接,該橋接裝置具有接收部、傳輸信息儲存部、第一處理部、數(shù)據(jù)緩沖器、第二處理部。
所述接收部從外部裝置接收對所述數(shù)據(jù)儲存裝置的讀出地址進(jìn)行指定的第一傳輸信息。
所述傳輸信息儲存部對所述第一傳輸信息進(jìn)行儲存。
所述第一處理部生成第一指令,并將所述第一指令輸出到所述第一控制器,所述第一指令指示基于從所述傳輸信息儲存部讀出的第一傳輸信息,從所述數(shù)據(jù)儲存裝置的所述讀出地址中讀出數(shù)據(jù)。
所述數(shù)據(jù)緩沖器對利用所述第一控制器從所述儲存裝置的所述讀出地址中讀出的數(shù)據(jù)進(jìn)行保存。
所述第二處理部生成向所述第二控制器指示讀出保存于所述數(shù)據(jù)緩沖器的數(shù)據(jù)的第二指令,并將所述第二指令輸出到所述第二控制器。
附圖說明
圖1表示第一實施方式的橋接裝置。
圖2表示搭載有圖1所示的橋接裝置的存儲裝置一實施方式。
圖3表示第三實施方式的橋接裝置。
圖4表示傳輸信息的一方式。
圖5是表示傳輸信息的作成工序的流程圖。
圖6表示數(shù)據(jù)儲存裝置的儲存區(qū)域構(gòu)造及管理信息的一例子。
圖7是表示存儲器處理部與數(shù)據(jù)緩沖器之間工序的流程圖。
圖8是表示通信處理部與數(shù)據(jù)緩沖器之間工序的流程圖。
圖9是表示存儲器處理部與數(shù)據(jù)緩沖器之間工序的流程圖。
圖10是表示通信處理部與數(shù)據(jù)緩沖器之間工序的流程圖。
圖11是表示發(fā)生例外事項、陷入非正常狀態(tài)時進(jìn)行的動作工序的流程圖。
圖12表示第四實施方式的橋接裝置。
圖13表示第六實施方式的橋接裝置。
具體實施方式
下面,參照附圖來陳述本發(fā)明的實施方式。
(第一實施方式)
圖1表示本發(fā)明的實施方式的橋接裝置。
圖1的橋接裝置具有管理部11、傳輸信息儲存部12、通信處理部(第二處理部)13、數(shù)據(jù)包處理部14、存儲器處理部(第一處理部)15以及數(shù)據(jù)緩沖器16。另外,該橋接裝置也可內(nèi)置有CPU(中央處理器,Central?Processing?Unit)或MPU(微處理器,Micro?Processing?Unit),承擔(dān)這些處理部的一部分或全部的功能。例如,也可通過CPU或MPU執(zhí)行包含陳述這些處理部中一個或多個功能的命令的程序,來實現(xiàn)該功能。程序也可儲存在硬盤、存儲器裝置、CD-ROM等的計算機(jī)可讀取記錄介質(zhì)中。
這里,所謂的橋接裝置,是指將某個總線段和另一總線段連接起來的裝置。例如,將CPU所連接的系統(tǒng)總線和收容周邊設(shè)備的PCI(周邊設(shè)備連接,Peripheral?Component?Interconnect)總線連接起來的HBA(主機(jī)總線適配器,Host?Bus?Adaptor)、將PCI總線和PCI總線連接起來的PCI總線橋接器等,相當(dāng)于橋接裝置。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于株式會社東芝,未經(jīng)株式會社東芝許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310272608.5/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





