[發(fā)明專利]一種基于數(shù)字頻率合成器為本振的數(shù)字DMR對講機無效
| 申請?zhí)枺?/td> | 201310168044.0 | 申請日: | 2013-05-08 |
| 公開(公告)號: | CN103248391A | 公開(公告)日: | 2013-08-14 |
| 發(fā)明(設計)人: | 傅錦青 | 申請(專利權)人: | 福建省萬華電子科技有限公司 |
| 主分類號: | H04B1/40 | 分類號: | H04B1/40;H04Q5/24 |
| 代理公司: | 廈門市誠得知識產(chǎn)權代理事務所(普通合伙) 35209 | 代理人: | 賴開慧 |
| 地址: | 362000 福*** | 國省代碼: | 福建;35 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 數(shù)字 頻率 合成器 dmr 對講機 | ||
技術領域
本發(fā)明涉及無線通訊技術領域,特別涉及一種基于數(shù)字頻率合成器為本振的數(shù)字DMR對講機。
背景技術
隨著無線電通信技術的發(fā)展,人們對無線通信的質(zhì)量有了更高的要求,但無線電頻譜資源又日益缺乏,數(shù)字對講機的出現(xiàn),提供了更豐富、開放、強大的使用類型及用戶需求,眾所周知,DMR集群通信系統(tǒng)采用基于2時隙的TDMA技術,其在接收部分是將來自射頻的放大信號與來自鎖相環(huán)頻率合成器電路的第一本振信號在第一混頻器處混頻并生成第一中頻信號,進而經(jīng)濾除、放大等處理分析后得到人們所需的信息,均采用鎖相環(huán)和VCO的傳統(tǒng)電路方式,由于DMR系統(tǒng)要求覆蓋頻率較寬,但普通VCO的電路方式調(diào)試較為困難,集成功能性差,很難在覆蓋范圍、性能、成本及靈活性上都達到滿意的要求,無法滿足實際應用的擴展性需求。
發(fā)明內(nèi)容
因此,針對上述的問題,本發(fā)明提出一種電路簡單、生產(chǎn)成本低、調(diào)試方便、采用數(shù)字頻率合成器作為信號源發(fā)射本振信號的基于數(shù)字頻率合成器為本振的數(shù)字DMR對講機。
為解決此技術問題,本發(fā)明采取以下方案:一種基于數(shù)字頻率合成器為本振的數(shù)字DMR對講機,包括MCU控制器,所述MCU控制器分別連接有發(fā)射通道模塊、接收通道模塊及基帶處理器,還包括第一數(shù)字頻率合成器和第二數(shù)字頻率合成器,所述發(fā)射通道模塊和MCU控制器之間還連接有第一數(shù)字頻率合成器,所述基帶處理器和第一數(shù)字頻率合成器之間連接有壓控晶體振蕩器,所述接收通道模塊依次連接有鑒頻器、低通濾波器、亞音頻器,所述亞音頻器和MCU控制器相連,所述MCU控制器還依次連接有音頻功放器及揚聲器,所述基帶處理器外接有話筒,所述音頻功放器還與基帶處理器相連,所述基帶處理器還經(jīng)壓控晶體振蕩器依次連接第二數(shù)字頻率合成器和接收通道模塊。
進一步的,所述第一數(shù)字頻率合成器和第二數(shù)字頻率合成器均采用RDA1846S芯片。??????
進一步的,所述基帶處理器分別連接有聲碼器和溫補振蕩器。
更進一步的,所述MCU控制器還通過電調(diào)功率器分別與發(fā)射通道模塊和接收通道模塊連接。
更進一步的所述基帶處理器采用HR-C5000芯片。
進一步的,所述壓控晶體振蕩器采用13MHz的VC-TCXO振蕩器。
通過采用前述技術方案,本發(fā)明的有益效果是:通過采用2個數(shù)字頻率合成器替代鎖相環(huán)和VCO的傳統(tǒng)電路,即采用兩塊RDA1846S芯片,由MCU控制器控制第一數(shù)字頻率合成器(即發(fā)射RDA1846S)輸出模擬亞音頻或數(shù)字亞音頻,話筒的音頻信號通過基帶處理器芯片HR-C5000的模擬通道處理后,送至發(fā)射RDA1846S的VC-TCXO的頻率調(diào)整端,由發(fā)射RDA1846S調(diào)制發(fā)射。接收時由鑒頻器和設置為發(fā)射方式輸出本振信號的第二頻率合成器(即本振RDA1846S),兩者信號混合成450KHz中頻信號送到基帶處理器芯片HR-C5000,由其進行音頻信號解調(diào)處理后,最后送到音頻功放。亞音頻信號由鑒頻器解調(diào)輸出的信號送到270Hz的低通濾波器,輸出270Hz以下的信號,然后送到亞音頻的整形電路,輸出方波信號到MCU控制器,由MCU控制器解出模擬亞音頻或數(shù)字亞音頻,并由揚聲器輸出,RDA1846S芯片本身具有集成度高,以單芯片集成替代了傳統(tǒng)方案中數(shù)百個分立器件和集成電路,大幅簡化了電路設計、降低了成本,供電范圍廣,可支持2.7~5.5V,可根據(jù)自己需要進行調(diào)節(jié),大大增加了設計的靈活性,調(diào)試設計方便。
附圖說明
圖1是本發(fā)明的系統(tǒng)電路框圖。
具體實施方式
現(xiàn)結合附圖和具體實施方式對本發(fā)明進一步說明。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于福建省萬華電子科技有限公司,未經(jīng)福建省萬華電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310168044.0/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





