[發明專利]排阻器在審
| 申請號: | 201310123851.0 | 申請日: | 2013-04-10 |
| 公開(公告)號: | CN104103392A | 公開(公告)日: | 2014-10-15 |
| 發明(設計)人: | 曾良才;黃湘安 | 申請(專利權)人: | 珠海揚智電子科技有限公司 |
| 主分類號: | H01C13/02 | 分類號: | H01C13/02;H05K1/18 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 施浩 |
| 地址: | 519080 廣東省珠海市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 排阻器 | ||
技術領域
本發明是有關于一種排阻器,且特別是有關于一種可提升信號傳輸品質的排阻器。
背景技術
隨著制程的演進與技術的進步,如中央處理器(Central?Processing?Unit,CPU)或動態隨機存取存儲器(DRAM)等電路組件的工作速率也越來越快。對于印刷電路板布局設計(Printed?Circuit?Board?Layout?Design)而言,電路組件的工作速率提升也意味著布局設計的困難度相對的增加。
電阻是電路設計中經常使用到的基本電子元件。在印刷電路板布局中,電阻可利用單電阻或是排阻的形式來實現。其中,由于單電阻焊盤較大,故在高速信號傳輸時很容易造成信號的損耗,進而使得信號傳輸品質降低。此外,相較于排阻而言,使用單電阻也會使得電路布局的走線長度增長,導致印刷電路板的面積增大。
因此,在高速電路的布局中,一般會采用4輸入引腳(pin)-4輸出引腳的排阻。此類型的排阻通常包含有4個電阻值相同的電阻元件,藉以提供兩組高速信號的信號傳輸路徑,其中由于各個電阻元件之間的距離相當接近,因此可節省電路布局的面積。
然而,也因為各個電阻元件之間的距離相當接近,當高速信號傳遞時,在各個電阻元件所提供的信號傳輸路徑之間也很容易發生串音干擾(cross-talk)的問題。此外,對于高速信號而言,在此類型排阻器中并沒有完整的接地信號可作為參考。而上述的問題皆會使得高速信號的傳輸品質降低。
發明內容
有鑒于此,本發明提供一種排阻器,其可有效地提升電路板上的信號傳輸品質。
本發明的排阻器包括多個電阻群組以及至少一個第二電阻元件。所述多個電阻群組分別包括多個第一電阻元件,且各個第一電阻元件具有第一電阻值。第二電阻元件與所述多個電阻群組交錯配置,其中第二電阻元件具有相異于第一電阻值的第二電阻值。
在本發明一實施例中,電阻群組包括第一與第二電阻群組,其中第一與第二電阻群組分別包括二第一電阻元件。該第二電阻元件配置于第一與第二電阻群組之間。
在本發明一實施例中,電阻群組更包括第三電阻群組,其中第三電阻群組包括二第一電阻元件。該些第二電阻元件其中之一配置于第一與第二電阻群組之間,且第二電阻元件其中之另一配置于第二與第三電阻群組之間。
在本發明一實施例中,排阻器更包括多個輸入引腳以及多個輸出引腳。所述多個輸入引腳分別耦接第一電阻元件以及第二電阻元件的一端。所述多個輸出引腳分別耦接第一電阻元件以及第二電阻元件的另一端。第二電阻元件適于耦接至一接地端。
本發明的排阻器包括n+1個電阻群組以及n個第二電阻元件,其中n大于或等于1,且為正整數。各個電阻群組包括2個第一電阻元件,且各個第一電阻元件具有第一電阻值。各個第二電阻元件與各個電阻群組交錯配置,其中各個第二電阻元件具有相異于第一電阻值的第二電阻值。
在本發明一實施例中,排阻器更包括3n+2個輸入引腳以及3n+2個輸出引腳。所述輸入引腳分別耦接第一電阻元件以及第二電阻元件的一端。所述輸出引腳分別耦接第一電阻元件以及第二電阻元件的另一端。
本發明的排阻器包括至少一個電阻群組以及多個第二電阻元件。電阻群組包括多個第一電阻元件,且各個第一電阻元件具有第一電阻值。所述多個第二電阻元件分別與電阻群組交錯配置,其中各個第二電阻元件具有相異于第一電阻值的第二電阻值。
在本發明一實施例中,電阻群組包括第一電阻群組。第一電阻群組包括二第一電阻元件,其中第一電阻群組配置于所述多個第二電阻元件其中之一與其中之另一之間。
在本發明一實施例中,電阻群組更包括第二電阻群組。第二電阻群組包括二第一電阻元件,其中第二電阻群組配置于其中之另一第二電阻元件與所述多個第二電阻元件其中之又一之間。
在本發明一實施例中,排阻器更包括多個輸入引腳以及多個輸出引腳。所述多個輸入引腳分別耦接第一電阻元件以及第二電阻元件的一端。所述多個輸出引腳分別耦接第一電阻元件以及第二電阻元件的另一端。
基于上述,本發明實施例提出一種排阻器,所述的排阻器配置有多個具有不同電阻值的電阻元件,且不同電阻值的電阻元件之間是以交錯排列的方式配置于排阻器中。在應用所述排阻器設計電路板的布線結構時,設計者可通過將具有第一電阻值的電阻元件耦接至對應的信號線并且將具有第二電阻值的電阻元件耦接至接地網絡的配置方式,使得各組信號線之間的耦合現象被接地信號所屏蔽,進而抑制信號線之間的串音干擾并且使得信號傳輸的品質提升。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于珠海揚智電子科技有限公司,未經珠海揚智電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310123851.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:水冷型移相整流變壓器
- 下一篇:一種電纜繞屏蔽銅帶裝置





