[發明專利]TBT芯片集成系統及方法在審
| 申請號: | 201310090084.8 | 申請日: | 2013-03-20 |
| 公開(公告)號: | CN104063341A | 公開(公告)日: | 2014-09-24 |
| 發明(設計)人: | 黃宏棋;潘柏彥 | 申請(專利權)人: | 鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司 |
| 主分類號: | G06F13/20 | 分類號: | G06F13/20 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 430205 湖北省武漢市東*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | tbt 芯片 集成 系統 方法 | ||
1.一種TBT芯片集成系統,集成在主板的處理器中,所述的主板包括PCIe插槽、系統總線及BIOS系統、該主板通過PCIe插槽連接有一張PCIe外接卡,其特征在于,所述的TBT芯片集成系統包括:
集成模塊,用于將TBT芯片、微控制單元及EEPROM集成在PCIe外接卡上,以及將PCIe外接卡接插入PCIe插槽中使TBT芯片及微控制單元連接至主板的系統總線上;
設置模塊,用于定義微控制單元支持TBT芯片的TBT協議參數表,將該TBT協議參數表存儲在EEPROM中,并通過BIOS系統根據TBT協議參數表設定微控制單元支持TBT芯片所需的GPIO信號參數;
控制模塊,用于根據設定的GPIO信號參數將微控制單元的各個信號管腳Pin與TBT芯片進行關聯來支持TBT協議功能,以及通過系統總線輸出GPIO信號控制TBT芯片執行相應的TBT協議功能。
2.如權利要求1所述的TBT芯片集成系統,其特征在于,所述的TBT芯片是一種符合連接器標準的高速I/O端口,其具有高數據傳輸速率及功能多元化的特性。
3.如權利要求1所述的TBT芯片集成系統,其特征在于,所述的TBT協議功能包括高效能周邊配備PCIe功能及高解像顯示功能。
4.如權利要求1所述的TBT芯片集成系統,其特征在于,所述的GPIO信號參數包括TBT芯片執行高效能周邊配備PCIe功能的PCIe信號參數以及TBT芯片執行高解像顯示的顯示信號參數。
5.如權利要求1所述的TBT芯片集成系統,其特征在于,所述的TBT協議參數表存儲有微控制單元在不同工作模式下的各個信號管腳Pin的信號參數。
6.一種TBT芯片集成方法,應用于主板的處理器中,所述的主板包括PCIe插槽、系統總線及BIOS系統、該主板通過PCIe插槽連接有一張PCIe外接卡,其特征在于,該方法包括:
將TBT芯片、微控制單元及EEPROM集成在PCIe外接卡上;
將PCIe外接卡接插入PCIe插槽中使TBT芯片及微控制單元連接至主板的系統總線上;
定義微控制單元支持TBT芯片的TBT協議參數表,并將該TBT協議參數表存儲在EEPROM中;
通過BIOS系統根據TBT協議參數表設定微控制單元支持TBT芯片所需的GPIO信號參數;
根據設定的GPIO信號參數將微控制單元的各個信號管腳Pin與TBT芯片進行關聯來支持TBT協議功能;
通過系統總線輸出GPIO信號控制TBT芯片執行相應的TBT協議功能。
7.如權利要求6所述的TBT芯片集成方法,其特征在于,所述的TBT芯片是一種符合連接器標準的高速I/O端口,其具有高數據傳輸速率及功能多元化的特性。
8.如權利要求6所述的TBT芯片集成方法,其特征在于,所述的TBT協議功能包括高效能周邊配備PCIe功能及高解像顯示功能。
9.如權利要求6所述的TBT芯片集成方法,其特征在于,所述的GPIO信號參數包括TBT芯片執行高效能周邊配備PCIe功能的PCIe信號參數以及TBT芯片執行高解像顯示的顯示信號參數。
10.如權利要求6所述的TBT芯片集成方法,其特征在于,所述的TBT協議參數表存儲有微控制單元在不同工作模式下的各個信號管腳Pin的信號參數。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司,未經鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310090084.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種數據庫的字段增加方法和系統
- 下一篇:視頻數據緩存方法及其系統





