[發明專利]用于高性能存儲器裝置的時鐘及控制信號產生有效
| 申請號: | 201310048818.6 | 申請日: | 2008-05-31 |
| 公開(公告)號: | CN103177757A | 公開(公告)日: | 2013-06-26 |
| 發明(設計)人: | 陳志勤;鄭昌鎬 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | G11C11/418 | 分類號: | G11C11/418;G11C7/22;G11C11/419 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 劉國偉 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 性能 存儲器 裝置 時鐘 控制 信號 產生 | ||
分案聲明
本案是發明名稱為“用于高性能存儲器裝置的時鐘及控制信號產生”,申請日為2008年5月31日,申請號為200880017450.4的專利申請的分案申請。
技術領域
本發明大體上涉及電子學,且更具體地說,涉及用于在存儲器裝置中產生時鐘及控制信號的技術。
背景技術
存儲器裝置通常用于許多電子裝置中,例如計算機、無線通信裝置、個人數字助理(PDA)等。存儲器裝置通常包括許多行及列的存儲器單元。每一存儲器單元可存儲數據值,其通常為二進制“0”或“1”。為了讀取給定行及給定列中的存儲器單元,激活所述行的字線,且存儲器單元依據存儲于存儲器單元中的數據值而使所述列的位線充電或放電。讀出放大器接著檢測位線上的電壓且基于所檢測的電壓而提供邏輯值。為了寫入到給定行及給定列中的存儲器單元,激活所述行的字線。數據輸入驅動器接著依據待寫入到存儲器單元的數據值而將所述列的位線驅動為低或高。當前存儲于存儲器單元中的數據值由位線上的值蓋寫。
對于讀取操作,讀出放大器應盡早接通且接通持續最小量的時間以便實現高操作速度及低功率消耗。可在已使位線充分充電或放電之后激活讀出放大器,使得能可靠地檢測存儲于存儲器單元中的數據值。此充電/放電時間取決于存儲器單元中的晶體管的特性及寄生效應,所述兩者可由于集成電路(IC)工藝、電源電壓及溫度的變化而廣泛地變化。對于寫入操作,數據輸入驅動器應接通持續與將數據值寫入到存儲器單元中所需要的一樣長的時間。寫入到存儲器單元所需要的時間量取決于晶體管特性及寄生效應。
因此,在此項技術中需要用以產生用于讀取及寫入操作的時鐘及控制信號以使得可在存在IC工藝、電壓及溫度(PVT)變化的情況下實現高操作速度的技術。
發明內容
本文描述用于在存儲器裝置中產生時鐘及控制信號以實現讀取及寫入操作的良好性能的技術。在一種設計中,存儲器裝置包括存儲器陣列、時鐘及控制信號產生器及其它電路塊。所述存儲器陣列包括用于存儲數據的存儲器單元及用以模仿存儲器單元的某些特性(例如,負載)的虛擬單元。所述時鐘及控制信號產生器產生用于將數據寫入到存儲器單元以及從存儲器單元讀取數據的時鐘及控制信號。
在一種設計中,時鐘及控制信號產生器包括第一及第二時鐘產生器、第一及第二控制信號產生器以及復位電路。第一時鐘產生器產生用于讀取及寫入操作的第一時鐘信號。第二時鐘產生器產生用于寫入操作的第二時鐘信號且可針對讀取操作而被停用。可產生具有相等延遲的第一及第二時鐘信號以實現對存儲器裝置的高速讀取及寫入。復位電路產生用于第一及第二時鐘產生器的至少一個復位信號。復位信號可具有基于一列虛擬單元的位線及/或一行虛擬單元的字線上的負載而確定的時序。復位信號還可具有用于讀取及寫入操作的不同延遲以實現用于讀取與寫入操作兩者的良好時序容限。
第一控制信號產生器基于第一時鐘信號而產生用于讀取及寫入操作的字線控制時鐘(RCLK)信號及地址鎖存器啟用(ALE)信號以及用于讀取操作的讀出放大器啟用(SEN)信號。第二控制信號產生器基于第二時鐘信號而產生用于寫入操作的數據輸入驅動器時鐘(WCLK)信號及數據鎖存器啟用(DLE)信號。可分別基于第一及第二時鐘信號而產生具有相等延遲的RCLK及WCLK信號。(例如)在不使用單觸發電路的情況下,可產生具有相等延遲及可能相等脈沖寬度的ALE及DLE信號。可基于第一時鐘信號及用于第一時鐘產生器的復位信號而產生ALE信號。可基于第二時鐘信號及用于第二時鐘產生器的復位信號而產生DLE信號。
下文進一步詳細描述本發明的各種方面及特征。
附圖說明
圖1展示存儲器裝置的框圖。
圖2展示圖1中的存儲器裝置內的存儲器陣列、時鐘及控制信號產生器及輸入/輸出(I/O)電路的示意圖。
圖3展示具有兩個時鐘產生器及兩個控制信號產生器的時鐘及控制信號產生器的示意圖。
圖4展示圖3中的一個時鐘產生器的時序圖。
圖5展示用于讀取及寫入操作的各種控制信號。
圖6展示具有一個時鐘產生器及兩個控制信號產生器的另一時鐘及控制信號產生器的示意圖。
圖7展示具有可配置的驅動強度的驅動器的示意圖。
圖8展示可編程延遲電路的示意圖。
圖9展示用于產生時鐘及控制信號的過程。
圖10展示無線通信裝置的框圖。
具體實施方式
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310048818.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:光伏發電用XC/DC多波形電路
- 下一篇:節能型電源轉換電路





