[發(fā)明專利]用于SVC控制系統(tǒng)的新型軟件鎖相環(huán)的實現(xiàn)方法有效
| 申請?zhí)枺?/td> | 201310046799.3 | 申請日: | 2013-02-05 |
| 公開(公告)號: | CN103095296A | 公開(公告)日: | 2013-05-08 |
| 發(fā)明(設(shè)計)人: | 王小紅;朱振飛;劉育鑫;方存洋 | 申請(專利權(quán))人: | 國電南瑞科技股份有限公司 |
| 主分類號: | H03L7/18 | 分類號: | H03L7/18;H03L7/08 |
| 代理公司: | 南京縱橫知識產(chǎn)權(quán)代理有限公司 32224 | 代理人: | 董建林 |
| 地址: | 210061 江*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 svc 控制系統(tǒng) 新型 軟件 鎖相環(huán) 實現(xiàn) 方法 | ||
1.用于SVC控制系統(tǒng)的新型軟件鎖相環(huán)的實現(xiàn)方法,其特征在于:包括以下步驟
1)在DSP單元編碼實現(xiàn)軟件鎖相模塊,具體為,
1-1)DSP將三相系統(tǒng)電壓信號進行Clarke變換,由abc坐標(biāo)系轉(zhuǎn)化到αβ坐標(biāo)系;
1-2)進行Park變換,轉(zhuǎn)化到dq坐標(biāo)系,得到dq坐標(biāo)系中d軸、q軸的正序分量、和負序分量、;
1-3)將q軸的正序分量作為控制量,輸入PI控制器,將PI控制器輸出值Δf和初始電網(wǎng)頻率f初之和,作為鎖相的頻率輸出;
1-4)將鎖相頻率換算為FPGA鎖相計數(shù)器的計數(shù)周期最大值MaxValue,傳遞給FPGA鎖相計數(shù)器;
2)在FPGA實現(xiàn)鎖相計數(shù)器,具體為FPGA鎖相計數(shù)器按照計數(shù)周期最大值MaxValue進行循環(huán)計數(shù),當(dāng)達到最大值時,計數(shù)器清零,重新開始計數(shù);
3)軟件鎖相模塊和鎖相計數(shù)器相配合,采用基于瞬時無功理論的鎖相原理,以FPGA計數(shù)器替代復(fù)雜的積分環(huán)節(jié),產(chǎn)生鎖相角θ,實現(xiàn)鎖相功能,包括
3-1)軟件鎖相模塊在每個執(zhí)行周期內(nèi)讀取當(dāng)前FPGA鎖相計數(shù)器的計數(shù)值,換算為當(dāng)前鎖相角θ,用于鎖相調(diào)節(jié);同時軟件鎖相模塊將當(dāng)前FPGA鎖相計數(shù)器的計數(shù)值提供給SVC系統(tǒng),作為觸發(fā)控制的時間參考;
3-2)SVC控制系統(tǒng)根據(jù)控制算法計算出晶閘管觸發(fā)角度,將其轉(zhuǎn)換為觸發(fā)時刻計數(shù)值K,當(dāng)FPGA鎖相計數(shù)器計數(shù)值達到觸發(fā)時刻計數(shù)值時,SVC控制系統(tǒng)發(fā)觸發(fā)脈沖,使得對應(yīng)的晶閘管導(dǎo)通。
2.根據(jù)權(quán)利要求1所述的用于SVC控制系統(tǒng)的新型軟件鎖相環(huán)的實現(xiàn)方法,其特征在于:所述步驟1)中進行Park變換前,采用延時相序分解法進行相序分解,濾除負序分量。
3.根據(jù)權(quán)利要求1所述的用于SVC控制系統(tǒng)的新型軟件鎖相環(huán)的實現(xiàn)方法,其特征在于:所述軟件鎖相環(huán)模塊根據(jù)系統(tǒng)采樣和計算延遲、三相電壓不平衡的情況,計算出各相校正角度,SVC控制系統(tǒng)在各相校正角度的基礎(chǔ)上進行觸發(fā)控制。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于國電南瑞科技股份有限公司,未經(jīng)國電南瑞科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310046799.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類





