[發明專利]采用終端協作的混沌超寬帶交通流量采集系統及采集方法無效
| 申請號: | 201310027097.0 | 申請日: | 2013-01-24 |
| 公開(公告)號: | CN103117773A | 公開(公告)日: | 2013-05-22 |
| 發明(設計)人: | 徐位凱;王琳;孔龍;徐哲鑫 | 申請(專利權)人: | 廈門大學深圳研究院 |
| 主分類號: | H04B1/7163 | 分類號: | H04B1/7163;H04J13/12 |
| 代理公司: | 廈門南強之路專利事務所 35200 | 代理人: | 馬應森 |
| 地址: | 518057 廣東省深圳市南山*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 采用 終端 協作 混沌 寬帶 交通 流量 采集 系統 方法 | ||
1.采用終端協作的混沌超寬帶交通流量采集系統,其特征在于設有參與協作的檢測終端U1、檢測終端U2和數據處理終端P;所述檢測終端U1和檢測終端U2具有相同的結構,檢測終端設有發射機和接收機,數據處理終端設有接收機;檢測終端的發射機設有混沌載波發生器、N階Walsh碼發生器A、N階Walsh碼發生器B、N階Walsh碼發生器C、乘法器M1,1,M1,2,...,M1,N、乘法器M2,1,M2,2,...,M2,N、乘法器M3,1,M3,2,...,M3,N、切換開關S1、切換開關S2、切換開關S3、延時電路單元D1,D2,...,DN-1、FM調制器以及加法器ADD;所述N階Walsh碼發生器A的N路輸出分別通過乘法器M1,1,M1,2,...,M1,N連接切換開關S1,組成支路1;混沌載波發生器通過FM調制器和N-1個延時電路單元D1,D2,...,DN-1串聯組成支路0;所述N階Walsh碼發生器B的N路輸出分別通過乘法器M2,1,M2,2,...,M2,N連接切換開關S2組成支路2;所述N階Walsh碼發生器C的N路輸出分別通過乘法器M3,1,M3,2,...,M3,N連接切換開關S3組成支路3;在支路0中,FM調制器的輸出連接支路1、支路2和支路3中的第一級乘法器,各延時電路單元D1,D2,...,DN-1的輸出端分別連接支路1、支路2和支路3對應的下一級乘法器M1,1,M1,2,...,M1,N、M2,1,M2,2,...,M2,N和M3,1,M3,2,...,M3,N,支路1、支路2和支路3的輸出端接加法器ADD輸入端,加法器ADD輸出端輸出信號s(t);
所述檢測終端的接收機設有N階Walsh碼發生器1、N階Walsh碼發生器2、乘法器A、乘法器B、乘法器C、積分器INT、累加器E和判決器F;所述乘法器A和乘法器B分別將接收到的信號與N階Walsh碼發生器1和N階Walsh碼發生器2產生的Walsh碼元相乘,并送入乘法器C對乘法器A和乘法器B的輸出相乘,積分長度為Tc的積分器INT對乘法器C的輸出進行積分,再將積分結果送入到累加器E中,直至將信號R(t)與N階Walsh碼發生器1和N階Walsh碼發生器2產生的N個碼元相乘完成上述處理,累加器輸出N次累加的結果Z,判決器F對結果Z進行判斷,若累加結果大于0,則判決輸出“0”,否則判決輸出“1”;
所述數據處理終端P的接收機設有N階Walsh碼發生器1、N階Walsh碼發生器2、N階Walsh碼發生器3、乘法器A1、乘法器A2、乘法器B1、乘法器B2、乘法器C1、乘法器C2、積分器INT1、積分器INT2、累加器E1、累加器E2、延時電路DL、加法器ADD以及判決器F2;乘法器A1、乘法器B1、乘法器C1、積分器INT1、累加器E1和延時電路DL組成支路1;乘法器A2、乘法器B2、乘法器C2、積分器INT2、累加器E2組成支路1;乘法器A1和乘法器B1分別將接收到的信號R1(t)與Walsh碼發生器1和Walsh碼發生器2產生的Walsh碼元相乘,并送入乘法器C1對乘法器A1和乘法器B1的輸出相乘,積分長度為Tc的積分器INT1對乘法器C1的輸出進行積分,再將積分結果送入到累加器E1中,直至將信號R1(t)與N階Walsh碼發生器1和N階Walsh碼發生器2產生的N個碼元相乘完成上述處理,累加器輸出N次累加的結果Z1送入延時電路DL延時一個時隙;乘法器A2和乘法器B2分別將接收到的信號R2(t)與N階Walsh碼發生器1和N階Walsh碼發生器3產生的Walsh碼元相乘,并送入乘法器C2對乘法器A2和乘法器B2的輸出相乘,積分長度為Tc的積分器INT2對乘法器C2的輸出進行積分,再將積分結果送入到累加器E2中,直至將信號R2(t)與N階Walsh碼發生器的N個碼元相乘完成上述處理,累加器輸出N次累加的結果Z2,將Z2與支路1延時一個時隙的Z1送入加法器ADD,得到判決統計量Z3,判決器F2對Z3進行判斷,若累加結果大于0,則判決輸出“0”,否則判決輸出“1”。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廈門大學深圳研究院,未經廈門大學深圳研究院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310027097.0/1.html,轉載請聲明來源鉆瓜專利網。





