[發明專利]電梯樓層數自動校正方法、裝置及系統有效
| 申請號: | 201310014300.0 | 申請日: | 2013-01-15 |
| 公開(公告)號: | CN103058031A | 公開(公告)日: | 2013-04-24 |
| 發明(設計)人: | 徐培龍;葉敏;徐建;余方能 | 申請(專利權)人: | 重慶和航科技股份有限公司 |
| 主分類號: | B66B5/00 | 分類號: | B66B5/00;B66B3/02 |
| 代理公司: | 北京海虹嘉誠知識產權代理有限公司 11129 | 代理人: | 謝殿武 |
| 地址: | 400039 重慶市九*** | 國省代碼: | 重慶;85 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電梯 樓層 自動 校正 方法 裝置 系統 | ||
1.一種電梯樓層數自動校正方法,其特征在于:包括如下步驟:
步驟a、電梯進入校正狀態后,控制電梯在最高樓層和最低樓層之間運行;
步驟b、在電梯運行過程中,利用預置的最高樓層數和/或最低樓層數校正電梯樓層數。
2.如權利要求1所述的電梯樓層數校正方法,其特征在于:所述步驟b包括:
在電梯運行過程中,當檢測到電梯每向上運行一層時,控制電梯的邏輯樓層數增1,當檢測到電梯每向下運行一層時,控制電梯的邏輯樓層數減1,但是,當檢測到電梯的邏輯樓層數與預置的最高樓層數相等時,即使檢測到電梯繼續向上運行時,控制邏輯樓層數不變,直至電梯到達實際最高樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同;當檢測到電梯的邏輯樓層數與預置的最低樓層數相等時,即使檢測到電梯向下運行,控制邏輯樓層數不變,直至電梯到達實際最低樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同。
3.如權利要求2所述的電梯樓層數校正方法,其特征在于:所述步驟b中,若檢測到邏輯樓層數由1變為0時,繼續對邏輯樓層數進行減1操作;若檢測到邏輯樓層數由-1變為0時,繼續對邏輯樓層數進行加1操作。
4.一種電梯樓層數自動校正系統,其特征在于:包括:
控制裝置,用于在電梯進入校正狀態后,控制電梯在最高樓層和最低樓層之間運行;
校正裝置,用于在電梯運行過程中,利用預置的最高樓層數和/或最低樓層數校正電梯樓層數。
5.如權利要求4所述的電梯樓層數校正系統,其特征在于:所述校正裝置包括:樓層傳感器和處理器,在電梯運行過程中,當樓層傳感器檢測到電梯每向上運行一層時,處理器控制電梯的邏輯樓層數增1,當樓層傳感器檢測到電梯每向下運行一層時,處理器控制電梯的邏輯樓層數減1,但是,當處理器發現電梯的邏輯樓層數與預置的最高樓層數相等時,即使樓層傳感器檢測到電梯繼續向上運行時,處理器控制邏輯樓層數不變,直至電梯到達實際最高樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同;當處理器發現電梯的邏輯樓層數與預置的最低樓層數相等時,即使樓層傳感器檢測到電梯向下運行,處理器控制邏輯樓層數不變,直至電梯到達實際最低樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同。
6.如權利要求5所述的電梯樓層數校正方法,其特征在于:所述處理器包括:
加減電路,用于對所述邏輯樓層數進行加1或減1操作;
指示電路,用于當發現所述邏輯樓層數由1變為0時,指示所述加減電路繼續對邏輯樓層數進行減1操作;當發現所述邏輯樓層數由-1變為0時,指示所述加減電路繼續對邏輯樓層數進行加1操作。
7.如權利要求4-6中任一項所述的電梯樓層數校正系統,其特征在于:所述校正裝置還包括:
與處理器連接的存儲器,用于存儲電梯的最低樓層數和最高樓層數;
所述處理器,用于在電梯的校正過程中,從所述存儲器中讀取電梯最高樓層數和/或最低樓層數。
8.如權利要求4-6中任一項所述的電梯樓層數校正系統,其特征在于:所述校正裝置還包括:分別與處理器連接的無線傳輸電路和總線接口電路。
9.一種用于自動校正電梯樓層數的校正裝置,其特征在于:包括:樓層傳感器和處理器,在電梯運行過程中,當樓層傳感器檢測到電梯每向上運行一層時,處理器控制電梯的邏輯樓層數增1,當樓層傳感器檢測到電梯每向下運行一層時,處理器控制電梯的邏輯樓層數減1,但是,當處理器發現電梯的邏輯樓層數與存儲的最高樓層數相等時,即使樓層傳感器檢測到電梯繼續向上運行時,處理器控制邏輯樓層數不變,直至電梯到達實際最高樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同;當處理器發現電梯的邏輯樓層數與存儲的最低樓層數相等時,即使樓層傳感器檢測到電梯向下運行,處理器控制邏輯樓層數不變,直至電梯到達實際最低樓層為止,此時邏輯樓層數與電梯實際所在的樓層數相同。
10.如權利要求9所述的校正裝置,其特征在于:所述處理器包括:
加減電路,用于對所述邏輯樓層數進行加1或減1操作;
指示電路,用于當發現所述邏輯樓層數由1變為0時,指示所述加減電路繼續對邏輯樓層數進行減1操作;當發現所述邏輯樓層數由-1變為0時,指示所述加減電路繼續對邏輯樓層數進行加1操作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于重慶和航科技股份有限公司,未經重慶和航科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310014300.0/1.html,轉載請聲明來源鉆瓜專利網。





