[實用新型]一種簡易數字信號傳輸性能分析儀有效
| 申請號: | 201220655459.1 | 申請日: | 2012-11-19 |
| 公開(公告)號: | CN202872801U | 公開(公告)日: | 2013-04-10 |
| 發明(設計)人: | 王冠凌;楊駿;凌海波;陳旭陽;吳玉玨;宋凱;李孝龍;劉年道 | 申請(專利權)人: | 安徽工程大學 |
| 主分類號: | H04B17/00 | 分類號: | H04B17/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 241008 安徽省蕪湖市高新區*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 簡易 數字信號 傳輸 性能 分析 | ||
技術領域
本實用新型涉及數字傳輸技術領域,尤其涉及一種簡易數字信號傳輸性能分析儀。
背景技術
由于數字信號在傳輸的過程中會受到傳輸線路阻抗和噪聲等因素的影響,使信號發生傳播衰落、碼間干擾、鄰近波道干擾等現象,現有數字信號傳輸性能分析儀大多只適用于特定場合,隨著數字傳輸技術的廣泛應用,需要更多的各種各樣的通信測試儀器完成系統參數的參量與調試。數字傳輸性能分析儀作為一種數字通信系統設計與檢測的設備在數字傳輸系統的工程施工與日常維護中發揮著重要的作用。
實用新型內容
本實用新型的目的就是克服現有數字信號傳輸性能分析儀大多只適用于特定場合的缺點,提供一種結構簡單,性能穩定,通用性較好的簡易數字信號傳輸性能分析儀。
本實用新型的目的可以通過以下技術方案來實現:
一種簡易數字信號傳輸性能分析儀,包括數字信號發生器模塊、低通濾波器模塊、偽隨機信號發生器模塊、數字信號分析模塊和眼圖顯示模塊;本實用新型提出基于線性移位寄存器的一種簡易數字信號傳輸性能分析儀,利用線性移位寄存器的特點,產生數字信號和高頻的偽隨機噪聲,經過濾波器模擬傳輸信道,最后通過示波器顯示出眼圖,根據眼圖特征,直觀地估價系統的碼間干擾和噪聲的影響。把數字信號經過曼徹斯特編碼之后,在數字分析電路中提取時鐘信號,再經過示波器顯示眼圖,進而實現基本的數字信號傳輸性能分析儀。所述數字信號發生器模塊采用線性移位寄存器產生數字信號序列作為數字信號源;所述低通濾波器和偽隨機信號發生器模塊來模擬傳輸信道;所述數字信號分析模塊用來處理信號,輸出兩路信號:一路是從模擬傳輸信道中提取出來的同步時鐘信號,一路是輸出數據序列;所述眼圖顯示模塊用來觀察從數字信號分析模塊中輸出的兩路信號的眼圖。
所述數字信號發生器模塊采用線性移位寄存器產生數字信號序列作為數字信號源。
所述低通濾波器模塊由三個濾波電路組成,選用有源濾波和集成濾波電路搭制。
所述偽隨機信號發生器模塊采用線性移位寄存器產生一個10Mbps的偽隨機m序列模擬信道噪聲。
所述數字信號發生器模塊的輸出序列進行曼徹斯特編碼并與信道噪聲進行疊加。
所述低通濾波器模塊采用有源器件和無源元件RC低通濾波電路,用來實現截止頻率為100kHz、200kHz和500KHz的濾波器。
所述數字信號分析電路提取曼徹斯特碼中的時鐘信號,再經過鎖相環電路將輸入的曼徹斯特碼和提取的時鐘進行同步。
所述數字信號分析電路將加出來的信號先通過比較器整形,之后由單片機對整形后的信號進行分析,提取出其頻率,通過DDS產生方波作為時鐘信號,再通過PLL鎖相環進行信號的相位同步。
所述眼圖顯示模塊采用示波器顯示。
與現有技術相比,本實用新型的有益效果如下:本設計在各方面的應用效果都較好,分析結果清晰明了,結構簡單,性能穩定,具有很好的通用性。
附圖說明
圖1為本實用新型簡易數字信號傳輸性能分析儀框圖。
圖2為本實用新型偽隨機信號發生器電路原理圖。
圖3為本實用新型數字信號發生器產生m序列電路原理圖。
圖4為本實用新型低通濾波器電路原理圖。
圖5為本實用新型同步時鐘信號提取電路原理圖。
具體實施方式
下面結合附圖和具體實施例對本實用新型進行詳細說明。
實施例
如圖1所示,本實施例提供一種簡易數字信號傳輸性能分析儀,包括數字信號發生器模塊、低通濾波器模塊、偽隨機信號發生器模塊、數字信號分析模塊和眼圖顯示模塊;所述數字信號發生器模塊采用線性移位寄存器產生數字信號序列作為數字信號源;所述低通濾波器和偽隨機信號發生器模塊來模擬傳輸信道;所述數字信號分析模塊用來處理信號,輸出兩路信號:一路是從模擬傳輸信道中提取出來的同步時鐘信號,一路是輸出數據序列;所述眼圖顯示模塊用來觀察從數字信號分析模塊中輸出的兩路信號的眼圖。
如圖2所示的偽隨機信號發生器模塊采用3片4級移位寄存器芯片74LS194及少量分立元件構成,74LS194是一種典型的中規模集成移位寄存器,由4個RS觸發器和一些門電路構成.它是4級雙向移位寄存器,是一種功能很強的通用寄存器,其具體邏輯功能由管腳9和管腳10的S0與S1來確定.它具有并行輸入、并行輸出、左移、右移及保持等5個功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于安徽工程大學,未經安徽工程大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220655459.1/2.html,轉載請聲明來源鉆瓜專利網。





