[實用新型]多功能模式的時鐘樹生成電路有效
| 申請?zhí)枺?/td> | 201220510573.5 | 申請日: | 2012-09-27 |
| 公開(公告)號: | CN202904427U | 公開(公告)日: | 2013-04-24 |
| 發(fā)明(設(shè)計)人: | 李長征 | 申請(專利權(quán))人: | 上海宇芯科技有限公司 |
| 主分類號: | G06F1/04 | 分類號: | G06F1/04 |
| 代理公司: | 上海晨皓知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 31260 | 代理人: | 盧剛 |
| 地址: | 201203 上海市浦東新*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 多功能 模式 時鐘 生成 電路 | ||
技術(shù)領(lǐng)域
本實用新型涉及電子領(lǐng)域,特別涉及時鐘樹的生成電路。
背景技術(shù)
對于多功能模式的時鐘樹生成電路,傳統(tǒng)設(shè)計如圖1所示,采用每個功能模式下都實現(xiàn)一次時鐘樹電路,且從對應(yīng)的功能模式的單獨時鐘源起生成。由于每個功能模式都要在不同單獨時鐘源頭生成時鐘樹,而單獨時鐘源到最終寄存器端有邏輯重疊,造成靜態(tài)時序收斂疊代次數(shù)比較多,所需要的器件也比較多,如每個單獨時鐘源至用于選擇工作模式的選擇器之間的路徑(如圖1中的S0、S1)上各自存在延遲時序電路,因此后續(xù)驗證流程比較長,存在浪費芯片面積,功耗大,收斂時間長等問題。
實用新型內(nèi)容
本實用新型的目的在于提供一種多功能模式的時鐘樹生成電路,使得時鐘樹電路的生成可以通過更小的芯片面積,功耗實現(xiàn),更加有利于布局布線,也縮短了后續(xù)驗證流程,從而減少收斂時長。
為解決上述技術(shù)問題,本實用新型提供了一種多功能模式的時鐘樹生成電路,包含:
至少兩個對應(yīng)不同功能模式的單獨時鐘源;
用于選擇功能模式的選擇器,所述選擇器與各所述單獨時鐘源通過電路相連;
與所述選擇器相連的統(tǒng)一時鐘源;
與所述統(tǒng)一時鐘源通過電路相連的寄存器,所述時鐘樹生成在該統(tǒng)一時鐘源與該寄存器之間;
其中,在各所述單獨時鐘源至所述選擇器的各路徑中,至少有一條路徑上不存在延遲時序電路。
本實用新型實施方式相對于現(xiàn)有技術(shù)而言,從統(tǒng)一時鐘源起生成時鐘樹,即將產(chǎn)生多功能模式時鐘樹的多個點,合并成一個點。由于各單獨時鐘源到統(tǒng)一時鐘樹源,最短路徑上無延遲時序電路,即在各個單獨時鐘源到統(tǒng)一時鐘源的最短時序路徑電路上,不存在平衡時序的延遲電路。因此簡化了時鐘樹電路,從而達(dá)到芯片面積小,功耗小,縮短后續(xù)驗證流程,減少收斂時長等目的,也更加有利于布局布線。
附圖說明
圖1是根據(jù)現(xiàn)有技術(shù)的多功能模式的時鐘樹生成電路結(jié)構(gòu)示意圖;
圖2是根據(jù)本實用新型一較佳實施方式的多功能模式的時鐘樹生成電路結(jié)構(gòu)示意圖。
具體實施方式
為使本實用新型的目的、技術(shù)方案和優(yōu)點更加清楚,下面將結(jié)合附圖對本實用新型的各實施方式進(jìn)行詳細(xì)的闡述。然而,本領(lǐng)域的普通技術(shù)人員可以理解,在本實用新型各實施方式中,為了使讀者更好地理解本申請而提出了許多技術(shù)細(xì)節(jié)。但是,即使沒有這些技術(shù)細(xì)節(jié)和基于以下各實施方式的種種變化和修改,也可以實現(xiàn)本申請各權(quán)利要求所要求保護(hù)的技術(shù)方案。
本實用新型的一較佳實施方式涉及一種多功能模式的時鐘樹生成電路。具體結(jié)構(gòu)如圖2所示。
該多功能模式的時鐘樹生成電路包含:至少兩個對應(yīng)不同功能模式的單獨時鐘源(在本實施方式中為2個單獨時鐘源:單獨時鐘源0與單獨時鐘源1);選擇器,用于選擇功能模式;與該選擇器相連的統(tǒng)一時鐘源;與該統(tǒng)一時鐘源通過電路相連的寄存器,時鐘樹生成在該統(tǒng)一時鐘源與該寄存器之間。
其中,選擇器與各單獨時鐘源通過電路相連,在各單獨時鐘源至選擇器的各路徑中,至少有一條路徑上不存在延遲時序電路。不存在延遲時序電路的路徑為各路徑中的最短路徑。
具體地說,在本實施方式中,時鐘樹的生成電路可實現(xiàn)功能模式0與功能模式1。功能模式0所對應(yīng)的單獨時鐘源為單獨時鐘源0;功能模式1所對應(yīng)的單獨時鐘源為單獨時鐘源1。并且,在本實施方式中,單獨時鐘源0至選擇器的路徑(S0)為最短路徑。因此,如圖2所示,在單獨時鐘源1至選擇器之間的路徑(S1’)上,存在延遲時序電路,而在單獨時鐘源0至選擇器之間的路徑(S0’)上,不存在延遲時序電路。該選擇器包含至少一個信號輸入端和至少一個信號輸出端;信號輸入端用于接收選擇的功能模式的指示信號,信號輸出端用于連接該統(tǒng)一時鐘源。在該統(tǒng)一時鐘源至寄存器的路徑上也設(shè)置有時序電路,與現(xiàn)有技術(shù)相同,在此不再贅述。
本實施方式的原理如下:
對于功能模式0與功能模式1,找出最后選擇輸出公共點(即本實施方式中的用于選擇功能模式的選擇器),得到統(tǒng)一時鐘源。然后,從該統(tǒng)一時鐘源作為新的時鐘源頭,生成時鐘樹電路。在該統(tǒng)一時鐘源生成完整時鐘樹并且完成繞線后,將網(wǎng)表以及寄生參數(shù)導(dǎo)入靜態(tài)時序分析工具,分析各個單獨時鐘源至選擇器的路徑下的時序違規(guī)情況。并根據(jù)時序違規(guī)情況,在非最短路徑上設(shè)置延遲時序電路,而在最短路徑上不需要加任何延遲電路,以滿足靜態(tài)時序要求。最終得到如圖2所示的電路。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海宇芯科技有限公司,未經(jīng)上海宇芯科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220510573.5/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





