[實用新型]差分電流采樣電路有效
| 申請號: | 201220508315.3 | 申請日: | 2012-10-01 |
| 公開(公告)號: | CN202794305U | 公開(公告)日: | 2013-03-13 |
| 發明(設計)人: | 王紀云;王曉娟;周曉東 | 申請(專利權)人: | 鄭州單點科技軟件有限公司 |
| 主分類號: | G01R19/00 | 分類號: | G01R19/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 450016 河南省鄭州市經*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電流 采樣 電路 | ||
技術領域
本實用新型涉及一種差分電流采樣電路。?
背景技術
在一些電路中,需要采集電路中某線路中的電流值。現有電路中的電流采樣電路相對比較復雜,而且采用的雙極型晶體管在集成電路中所占面積較大,切與其他器件工藝部兼容,速度也較慢。?
實用新型內容
本實用新型的發明目的在于:針對上述存在的問題,提供一種差分電流采樣電路。
本實用新型采用的技術方案是這樣的:一種差分電流采樣電路,包括采樣電流輸入端、電壓輸出端和控制脈沖輸入端,該電路還包括五只PMOS晶體管和六只NMOS晶體管。?
采樣電流輸入端連接至第一NMOS晶體管的漏極;電壓輸出端連接至第六NMOS晶體管的源極;控制脈沖輸入端連接至第六NMOS晶體管的柵極。?
電壓源連接至第一PMOS晶體管的源極、第二PMOS晶體管的源極、第三PMOS晶體管的源極、第四PMOS晶體管的源極和第五PMOS晶體管的源極;地連接至第一NMOS晶體管的源極、第二NMOS晶體管的源極、第三NMOS晶體管的源極、第四NMOS晶體管的源極和第五NMOS晶體管的源極;所述第一PMOS晶體管的漏極連接至第二PMOS晶體管的漏極、第一NMOS晶體管的柵極、第二NMOS晶體管的柵極和漏極,柵極連接至第五NMOS晶體管的漏極、第六NMOS晶體管的漏極、第四PMOS晶體管的柵極、第五PMOS晶體管的柵極和漏極;所述第五PMOS晶體管的柵極連接至第四PMOS晶體管的柵極;第一NMOS晶體管的柵極連接至第二NMOS晶體管的柵極;第三NMOS晶體管的漏極連接至第二PMOS晶體管的柵極、第三PMOS晶體管的柵極和漏極,柵極連接至第四PMOS晶體管的漏極、第五PMOS晶體管的柵極、第四PMOS晶體管的柵極和漏極。?
在上述的電路中,所述第一PMOS晶體管、第二PMOS晶體管、第三PMOS晶體管、第四PMOS晶體管和第五PMOS晶體管為參數相同的PMOS晶體管。?
在上述的電路中,所述第一NMOS晶體管、第二NMOS晶體管、第三NMOS晶體管、第四NMOS晶體管、第五NMOS晶體管和第六NMOS晶體管為參數相同的NMOS晶體管。?
綜上所述,由于采用了上述技術方案,本實用新型的有益效果是:采用MOS管電路,在集成電路中占用面積小,工藝兼容,速度也較快。?
附圖說明
圖1是本實用新型差分電流采樣電路的電路原理圖。?
具體實施方式
下面結合附圖,對本實用新型作詳細的說明。?
為了使本實用新型的目的、技術方案及優點更加清楚明白,以下結合附圖及實施例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本實用新型,并不用于限定本實用新型。?
如圖1所示,是本實用新型差分電流采樣電路的電路原理圖。?
本實用新型的一種差分電流采樣電路,包括一種差分電流采樣電路,包括采樣電流輸入端Io、電壓輸出端Vo和控制脈沖輸入端MPG,該電路還包括五只PMOS晶體管P1~P5和六只NMOS晶體管N1~N6。?
采樣電流輸入端Io連接至第一NMOS晶體管N1的漏極;電壓輸出端Vo連接至第六NMOS晶體管N6的源極;控制脈沖輸入端MPG連接至第六NMOS晶體管N6的柵極。?
下面結合附圖1對本實用新型上述各電子元器件間的連接關系做詳細說明:電壓源VDD連接至第一PMOS晶體管P1的源極、第二PMOS晶體管P2的源極、第三PMOS晶體管P3的源極、第四PMOS晶體管P4的源極和第五PMOS晶體管P5的源極;地GND連接至第一NMOS晶體管N1的源極、第二NMOS晶體管N2的源極、第三NMOS晶體管N3的源極、第四NMOS晶體管N4的源極和第五NMOS晶體管N5的源極;所述第一PMOS晶體管P1的漏極連接至第二PMOS晶體管P2的漏極、第一NMOS晶體管N1的柵極、第二NMOS晶體管N2的柵極和漏極,柵極連接至第五NMOS晶體管N5的漏極、第六NMOS晶體管N6的漏極、第四PMOS晶體管P4的柵極、第五PMOS晶體管P5的柵極和漏極;所述第五PMOS晶體管P5的柵極連接至第四PMOS晶體管P4的柵極;第一NMOS晶體管N1的柵極連接至第二NMOS晶體管N2的柵極;第三NMOS晶體管N3的漏極連接至第二PMOS晶體管P2的柵極、第三PMOS晶體管P3的柵極和漏極,柵極連接至第四PMOS晶體管P4的漏極、第五PMOS晶體管P5的柵極、第四PMOS晶體管的柵極和漏極。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州單點科技軟件有限公司,未經鄭州單點科技軟件有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220508315.3/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:過壓保護電路
- 下一篇:基于圖像處理的木材缺陷在線識別系統





