[實用新型]一種用于混沌計算的可配置D鎖存器有效
| 申請號: | 201220370447.4 | 申請日: | 2012-07-27 |
| 公開(公告)號: | CN202713269U | 公開(公告)日: | 2013-01-30 |
| 發明(設計)人: | 姜小波;黎紅源;袁群 | 申請(專利權)人: | 華南理工大學 |
| 主分類號: | H03K19/0948 | 分類號: | H03K19/0948 |
| 代理公司: | 廣州市華學知識產權代理有限公司 44245 | 代理人: | 蔡茂略 |
| 地址: | 510640 廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 混沌 計算 配置 鎖存器 | ||
技術領域
本實用新型涉及電子技術及動態運算領域,特別涉及一種用于混沌計算的可配置D鎖存器。
背景技術
鎖存器是一種對脈沖電平敏感的存儲單元電路,它可以在特定的輸入脈沖電平作用下改變狀態。通常,脈沖電平只有高和低兩個狀態。當脈沖電平是高有效時,如果輸入的脈沖電平是高,那么鎖存器的輸出就會跟隨鎖存器的輸入而變化,如果輸入的脈沖電平是低,那么鎖存器的輸出就會保持不變。相反,當脈沖電平是低有效時,如果輸入的脈沖電平是低,那么鎖存器的輸出就會跟隨鎖存器的輸入而變化,如果輸入的脈沖電平是高,那么鎖存器的輸出就會保持不變。
鎖存器是微處理器中運算器部分的主要模塊,而D鎖存器是其典型的邏輯電路。然而,傳統的D鎖存器本質上是靜態的,它在運算過程中是不可以重新連線或者配置的。例如,8位D型鎖存器這樣的硬件元件,一旦制造成功,由于其電路結構無法重新連線或者配置,使其功能也無法改變。
隨著電子技術及計算機技術的發展,現在的電子設計已經開始向動態運算領域發展。關于可重構的動態邏輯計算的研究是目前物理、通信、控制以及集成電路領域一個比較新的研究方向。
實用新型內容
本實用新型為了克服現有技術存在的缺點,提供一種用于混沌計算的可配置D鎖存器。本實用新型在不改變電路結構的條件下,通過對信號的不同配置,實現動態運算。
本實用新型所采用的技術方案:
一種用于混沌運算的可配置D鎖存器,包括二選一數據選通器,可配置邏輯門;
所述二選一數據選通器:輸入信號分別為第一輸入信號、反饋信號,控制信號為選通信號,輸出信號為選通后信號;
所述可配置邏輯門:輸入信號分別為選通后信號、第二輸入信號,控制信號分別為控制信號Ctra、控制信號Ctrb,輸出信號分別為輸出信號Vout、輸出信號NVout;
所述可配置邏輯門的輸出信號Vout為二選一數據選通器的輸入信號即反饋信號。
所述二選一數據選通器包括兩個傳輸門和一個CMOS非門。
所述可配置邏輯門包括一個CMOS與非門、一個CMOS或非門、三個CMOS非門、一個CMOS異或門、一個偽NMOS與或非門、一個偽NMOS與非門;
所述選通后信號、第二輸入信號同時輸入到CMOS與非門、CMOS或非門產生輸出信號分別為輸出信號Vnand、輸出信號Vnor;
控制信號Ctra、Ctrb分別經過CMOS非門產生輸出信號NCtra、NCtrb;
將輸出信號Vnand、Vnor、NCtrb和控制信號Ctra、Ctrb作為偽NMOS與或非門的輸入信號,產生輸出信號NX1;
將輸出信號Vnor、NCtra和控制信號Ctrb作為偽NMOS與非門的輸入信號,產生輸出信號NX2;
所述輸出信號NX1、NX2經過CMOS異或門產生輸出信號Vout,將輸出信號Vout經過CMOS非門產生輸出信號NVout。
本實用新型的有益效果:在同一個硬件電路上,通過控制信號的不同組合,可以實現不同的邏輯功能,從而實現可動態配置的D鎖存器,用于混沌計算等動態運算領域。
附圖說明
圖1所示為一種用于混沌計算的可配置D鎖存器;
圖2所示為圖1中可配置邏輯門的結構圖;
圖3所示為圖1中二選一數據選擇器的結構圖。
具體實施方式
下面結合實施例及附圖,對本實用新型作進一步地詳細說明,但本實用新型的實施方式不限于此。
實施例
如圖1所示為一種用于混沌計算的可配置D鎖存器包括二選一數據選通器、可配置邏輯門;
所述二選一數據選通器:輸入信號分別為第一輸入信號、反饋信號,控制信號為選通信號,輸出信號為選通后信號;
所述可配置邏輯門:輸入信號分別為選通后信號、第二輸入信號,控制信號分別為控制信號Ctra、控制信號Ctrb,輸出信號分別為輸出信號Vout、輸出信號NVout;
所述輸出信號Vout為二選一數據選通器的輸入信號即反饋信號。
如圖2所示為可配置邏輯門的結構圖,
所述可配置邏輯門包括一個CMOS與非門、一個CMOS或非門、三個CMOS非門、一個CMOS異或門、一個偽NMOS與或非門、一個偽NMOS與非門。
所述選通后信號、第二輸入信號同時輸入到CMOS與非門、CMOS或非門產生輸出信號分別為輸出信號Vnand、輸出信號Vnor。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華南理工大學,未經華南理工大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220370447.4/2.html,轉載請聲明來源鉆瓜專利網。





