[實用新型]一種通用芯片架構的中頻處理模塊有效
| 申請號: | 201220097449.0 | 申請日: | 2012-03-15 |
| 公開(公告)號: | CN202551010U | 公開(公告)日: | 2012-11-21 |
| 發明(設計)人: | 曾碧玥;王江;李川 | 申請(專利權)人: | 成都航天通信設備有限責任公司 |
| 主分類號: | H04B1/00 | 分類號: | H04B1/00 |
| 代理公司: | 成都九鼎天元知識產權代理有限公司 51214 | 代理人: | 詹永斌;錢成岑 |
| 地址: | 610052 四川省成都市*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 通用 芯片 架構 中頻 處理 模塊 | ||
技術領域
本實用新型涉及通信技術領域,特別是涉及一種通用芯片架構的中頻處理模塊。
背景技術
現有車載通信電臺中頻處理模塊主要采用全部專用芯片或部份專用芯片的系統方案實現對中頻信號的處理。這樣的好處是系統簡單,但是調制方式單一,通訊保密性和可靠性不高,數話同傳的實現困難,即通話過程中不能進行數據傳輸。此外,專用芯片在中頻需要改變的時候,只能更換芯片,不利于系統的升級和擴展。
發明內容
為了克服上述現有技術的不足,本實用新型提供了一種通用芯片架構的中頻處理模塊,該模塊采用FPGA與DSP聯合信號處理模式,采用ARM對FPGA(可編程芯片)與DSP進行控制與協議處理,實現對信號的調制解調、數據編碼解碼、跳頻協議處理、通信物理層數據處理、部分應用層算法實現。選用TI6000系列的DSP,主要完成數據幀的處理、跳頻控制、組網、時隙控制、RF收發及頻率控制、接口控制;FPGA對數據信號進行上下變頻的處理;而ARM主要完成接口數據的處理,數據解析,對FPGA和DSP的狀態進行配置,擴展接口處理。采用RS422、RS232、RS3232通訊接口,采用最高采樣速率為130MHz的14Bit?A/D和16Bit?D/A,其最高速率200MHz。
本實用新型的有益效果:由于采用了FPGA+DSP+ARM通用芯片結構,方便實現數話同傳功能,通訊保密性和可靠性很高,靈活的中頻輸入和中頻輸出,多種調制方式;轉化器采用最高采樣速率,能滿足U/V段各種無線通信體制的數字量化目標;為滿足多通信體制混合通信的需求提供了靈活、小巧、可伸縮的基礎平臺,為數字調制解調算法的高速處理和實現提供了堅實基礎;通用芯片替代專用芯片,不用更換芯片就能適應中頻的改變,為通信體制的升級和擴展預留了較大的開發空間。
附圖說明
圖1是一種通用芯片架構中頻處理模塊功能示意圖
圖2是一種通用芯片架構中頻處理模塊上變頻流程
圖3是一種通用芯片架構中頻處理模塊下變頻流程。
具體實施方式
實施例:一種通用芯片架構的中頻處理模塊,包括:?A/D模數轉化器(ADC)、D/A數模轉換器(DAC)、SDRAM(同步動態隨機存儲器)、FLASH(即電可擦可編程只讀存儲器)、DM9000(單芯片快速以太網MAC控制器)、以太網接口、通訊接口、顯控接口、有線傳輸接口、音頻接口、擴展接口、DSP、對數據進行上下變頻的FPGA、對FPGA和DSP進行狀態配置的ARM;A/D模數轉化器輸出接至FPGA的輸入,FPGA的輸出接至D/A數模轉換器的輸入,FPGA、有線傳輸接口、音頻接口分別與DSP連接;FPGA、DSP、SDRAM、FLASH、DM9000、通訊接口、顯控接口、擴展接口分別與ARM連接,以太網接口與DM9000連接。
純數據和話音分別通過(參考圖1)中有線傳輸接口和音頻接口進入DSP,由DSP將純數據和話音合并為整體數據對其進行加糾錯碼(卷積碼,RS碼)并打包組幀交給FPGA處理。FPGA芯片對收到的整體數據調制,上變頻(參考圖2),并把上變頻后的整體數據通過DAC轉換成模擬信號。接收時,模擬信號通過ADC轉換成中頻數字信號整體數據交給FPGA。FPGA對其整體數據下變頻(參考圖3),解調,并將處理后的整體數據交給DSP。DSP再對整體數據進行解析,尋找幀頭,同步頭等,并將整體數據分離成話音和純數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都航天通信設備有限責任公司,未經成都航天通信設備有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220097449.0/2.html,轉載請聲明來源鉆瓜專利網。





