[發(fā)明專利]讀操作控制信號發(fā)生器及其工作方法有效
| 申請?zhí)枺?/td> | 201210546555.7 | 申請日: | 2012-12-14 |
| 公開(公告)號: | CN103871474A | 公開(公告)日: | 2014-06-18 |
| 發(fā)明(設(shè)計)人: | 黃珊;金建明 | 申請(專利權(quán))人: | 上海華虹宏力半導(dǎo)體制造有限公司 |
| 主分類號: | G11C16/26 | 分類號: | G11C16/26;G11C16/06 |
| 代理公司: | 上海浦一知識產(chǎn)權(quán)代理有限公司 31211 | 代理人: | 丁紀鐵 |
| 地址: | 201203 上海市浦東*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 操作 控制 信號發(fā)生器 及其 工作 方法 | ||
1.一種讀操作控制信號發(fā)生器,其特征在于,包括:
第一延遲電路,輸入端連接內(nèi)部時鐘信號、輸出端輸出第一輸出信號,所述第一輸出信號和所述內(nèi)部時鐘信號之間的延遲時間為第一延遲時間;所述內(nèi)部時鐘信號在外部時鐘信號的上升沿觸發(fā)下產(chǎn)生一高電平;
第二延遲電路,輸入端連接所述第一輸出信號、輸出端輸出第二輸出信號,所述第一輸出信號和所述第二輸出信號之間的延遲時間為第二延遲時間;
第三延遲電路,輸入端連接所述第二輸出信號、輸出端輸出第三輸出信號,所述第二輸出信號和所述第三輸出信號之間的延遲時間為第三延遲時間;
讀操作的信號放大均衡信號由所述第二輸出信號的非信號和所述第一輸出信號相與非后經(jīng)一同相器輸出;
讀操作的信號放大使能信號一由所述第一輸出信號經(jīng)一同相器輸出;讀操作的信號放大使能信號二由所述第三輸出信號經(jīng)一同相器輸出;
所述第一延遲電路、所述第二延遲電路和所述第三延遲電路都采用相同的延遲電路結(jié)構(gòu)一;
所述延遲電路結(jié)構(gòu)一包括:充放電電容,用于充放電;放電電流路徑,用于提供放電電流,所述放電電流的大小通過一偏置電壓調(diào)節(jié),通過調(diào)節(jié)所述電容和所述放電電流的大小調(diào)節(jié)所述延遲電路結(jié)構(gòu)一的延遲時間;一清零電路,在所接收的清零信號為低電平時所述延遲電路結(jié)構(gòu)一的輸出端清零;
所述第一延遲電路、所述第二延遲電路和所述第三延遲電路的清零電路都連接同一清零信號,在所述外部時鐘信號的上升沿處所述清零信號變?yōu)榈碗娖绞顾龅谝谎舆t電路、所述第二延遲電路和所述第三延遲電路的輸出端都清零;
第四延遲電路,所述第四延遲電路的輸入端連接所述第三輸出信號、輸出端輸出第四輸出信號,所述第三輸出信號和所述第四輸出信號之間的延遲時間為第四延遲時間;在所述第四輸出信號的上升沿處所述清零信號變?yōu)榈碗娖绞顾龅谝谎舆t電路、所述第二延遲電路和所述第三延遲電路的輸出端都清零。
2.如權(quán)利要求1所述的讀操作控制信號發(fā)生器,其特征在于,所述延遲電路結(jié)構(gòu)一包括:
由第一NMOS管和第一PMOS管組成的第一CMOS反相器,所述第一NMOS管和所述第一PMOS管的漏極相連,所述第一NMOS管和所述第一PMOS管的柵極相連并作為信號的輸入端,所述第一PMOS管的源極接電源;
由第二NMOS管和第二PMOS管組成所述充放電電容,所述第二NMOS管和所述第二PMOS管的柵極連接在一起并和所述第一PMOS管的漏極相連,所述第二NMOS管的源漏都接地形成一電容結(jié)構(gòu),所述第二PMOS管的源漏都接電源形成一電容結(jié)構(gòu);
由第三NMOS管和第三PMOS管組成的第二CMOS反相器,所述第三NMOS管和所述第三PMOS管的漏極相連并作為信號的輸出端,所述第三NMOS管和所述第三PMOS管的柵極連接在一起并和所述第一PMOS管的漏極相連,所述第三PMOS管的源極接電源,所述第三NMOS管的源極接地;
第四PMOS管,其源極接電源,所述第四PMOS管的漏極連接所述第三NMOS管的柵極,所述第四PMOS管的柵極連接所述清零信號;
第四NMOS管,其漏極連接所述第一NMOS管的源極,所述第四NMOS管的源極接地,所述第四NMOS管的柵極接偏置電壓;
第五NMOS管,其漏極連接所述第一NMOS管的源極,所述第五NMOS管的源極接地;
由第五PMOS管和第六NMOS管連接形成的傳輸管,所述第五PMOS管和所述第六NMOS管的源極連接在一起并接所述偏置電壓,所述第五PMOS管和所述第六NMOS管的漏極連接在一起并接所述第五NMOS管的柵極;所述第五PMOS管的柵極連接置位信號,所述第六NMOS管的柵極連接所述置位信號的反相信號;
第七NMOS管,其漏極連接所述第五NMOS管的柵極,所述第七NMOS管的源極接地,所述第七NMOS管的柵極接所述置位信號。
3.一種如權(quán)利要求1所述的讀操作控制信號發(fā)生器的工作方法,其特征在于,包括如下步驟:
步驟一、在所述外部時鐘信號的上升沿觸發(fā)下使所述清零信號變?yōu)榈碗娖?,所述清零信號使所述第一輸出信號、所述第二輸出信號、所述第三輸出信號、所述信號放大均衡信號、所述信號放大使能信號一和所述信號放大使能信號二都為低電平?/p>
步驟二、在所述外部時鐘信號的上升沿觸發(fā)下,所述內(nèi)部時鐘信號產(chǎn)生一高電平;
步驟三、所述第一延遲電路對所述內(nèi)部時鐘信號延遲所述第一延遲時間并輸出所述第一輸出信號,所述第一輸出信號經(jīng)一同相器輸出所述信號放大使能信號一;
步驟四、所述第二延遲電路對所述第一輸出信號延遲所述第二延遲時間并輸出所述第二輸出信號,由所述第二輸出信號的非信號和所述第一輸出信號相與后經(jīng)一同相器輸出所述信號放大均衡信號;
步驟五、所述第三延遲電路對所述第二輸出信號延遲所述第三延遲時間并輸出所述第三輸出信號,所述第三輸出信號經(jīng)一同相器輸出所述信號放大使能信號二;
步驟六、所述第四延遲電路對所述第三輸出信號延遲所述第四延遲時間并輸出所述第四輸出信號,在所述第四輸出信號的上升沿處所述清零信號變?yōu)榈碗娖绞顾龅谝谎舆t電路、所述第二延遲電路和所述第三延遲電路的輸出端都清零;
步驟七、在步驟六的清零之后到下一個所述外部時鐘信號的上升沿到來之前,本次讀操作完成,數(shù)據(jù)已被鎖存,等待下一個所述外部時鐘信號的上升沿到來并跳轉(zhuǎn)到步驟一開始下一次的讀操作。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海華虹宏力半導(dǎo)體制造有限公司,未經(jīng)上海華虹宏力半導(dǎo)體制造有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210546555.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種汽車雙離合器變速器及其變速方法
- 下一篇:無槳混合機推力滑動軸承部件





