[發(fā)明專利]LED顏色調節(jié)中的自適應功率調節(jié)電路有效
| 申請?zhí)枺?/td> | 201210544560.4 | 申請日: | 2012-12-14 |
| 公開(公告)號: | CN103025022A | 公開(公告)日: | 2013-04-03 |
| 發(fā)明(設計)人: | 來新泉;何惠森;劉從;李佳佳 | 申請(專利權)人: | 西安銓芯電子有限公司 |
| 主分類號: | H05B37/02 | 分類號: | H05B37/02 |
| 代理公司: | 陜西電子工業(yè)專利中心 61205 | 代理人: | 王品華 |
| 地址: | 710075 陜西省西安市科技*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | led 顏色 調節(jié) 中的 自適應 功率 電路 | ||
1.一種LED顏色調節(jié)中的自適應功率調節(jié)電路,包括:紅、綠、藍三色LED、分別對應紅、綠、藍的三色開關Sr、Sg、Sb和NMOS開關管M;NMOS開關管M用來確定紅、綠、藍三色LED的通斷,三色開關Sr、Sg、Sb分別用來控制紅、綠、藍三色LED通路的占空比Dr、Dg、Db,其特征在于,還包括:
R積分器,用于將紅色LED通路上三色開關Sr的開關控制信號Cr進行積分并求平均值,將紅色LED發(fā)光占空比Dr轉換為紅色LED平均功率信號Vdr;
G積分器,用于將綠色LED通路上三色開關Sg的開關控制信號Cg進行積分并求平均值,將綠色LED發(fā)光占空比Dg轉換為綠色LED平均功率信號Vdg;
B積分器,用于將藍色LED通路上三色開關Sb的開關控制信號Cb進行積分并求平均值,將藍色LED發(fā)光占空比Db轉換為藍色LED平均功率信號Vdb;
R放大器,用于將R積分器輸入的紅色LED平均功率信號Vdr乘以放大系數(shù)Ar后分別輸出到壓控振蕩器OSC和峰值電流比較器AMP;
G放大器,用于將G積分器輸入的綠色LED平均功率信號Vdg乘以放大系數(shù)Ag后分別輸出到壓控振蕩器OSC和峰值電流比較器AMP;
B放大器,用于將B積分器輸入的藍色LED平均功率信號Vdb乘以放大系數(shù)Ab后分別輸出到壓控振蕩器OSC和峰值電流比較器AMP;
頻率選擇開關Sor、Sob、Sog,用于在不同顏色LED發(fā)光時選擇不同的開關頻率;
閾值選擇開關Scr、Scb、Scg,用于在不同LED發(fā)光時選擇不同的峰值電流;
壓控振蕩器OSC,用于調節(jié)開關頻率fs;
峰值電流比較器AMP,用于將其所在芯片的電感電流IL與內設閾值Ip相比較,當所在芯片的電感電流IL高于內設閾值Ip時關斷NMOS開關管M;
邏輯控制電路Logic,用于分別輸出開關控制信號Cr、Cg和Cb,綜合振蕩器OSC輸入的震蕩信號V1和峰值電流比較器AMP輸入的高低電平信號V2,控制開關電源中開關管M的通斷。
2.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于R積分器,G積分器,B積分器,其輸入端分別與邏輯控制電路Logic輸入的開關控制信號Cr、Cg、Cb相連,其輸出端分別與R放大器、G放大器、B放大器的輸入端相連。
3.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于頻率選擇開關Sor、Sog、Sob分別跨接于R放大器、G放大器、B放大器的輸出端與壓控振蕩器OSC的輸入端之間,其控制端分別與邏輯控制電路Logic輸入的開關控制信號Cr、Cg、Cb相連。
4.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于閾值選擇開關Scr、Scg、Scb分別跨接于R放大器,G放大器,B放大器的輸出端與峰值電流比較器AMP的第一輸入端之間,其控制端分別與邏輯控制電路Logic輸入的開關控制信號Cr、Cg、Cb相連。
5.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于峰值電流比較器AMP,其第一輸入端與閾值選擇開關Scr、Scg、Scb的公共端相連,其第二輸入端與其所在芯片的電感電流信號IL相連,其輸出端與邏輯控制電路Logic的第一輸入端相連,輸出高低電平信號V2。
6.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于壓控振蕩器OSC,其輸入端與頻率選擇開關Sor、Sog、Sob的公共端相連,其輸出端與邏輯控制電路Logic的第二輸入端相連,輸出振蕩信號V1。
7.根據(jù)權利要求1所述的LED顏色調節(jié)中的自適應功率調節(jié)電路,其特征在于邏輯控制電路Logic,其第一輸入端與峰值電流比較器輸入的高低電平信號V2相連,其第二輸入端與壓控振蕩器輸入的振蕩信號V1相連,其第一輸出端與開關電源NMOS開關管M的柵極相連,其第二輸出端輸出開關控制信號Cr,其第三輸出端輸出開關控制信號Cg,其第四輸出端輸出開關控制信號Cb。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安銓芯電子有限公司,未經(jīng)西安銓芯電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210544560.4/1.html,轉載請聲明來源鉆瓜專利網(wǎng)。





