[發明專利]一種星載高速數據串行總線無效
| 申請號: | 201210532784.3 | 申請日: | 2012-12-11 |
| 公開(公告)號: | CN103092804A | 公開(公告)日: | 2013-05-08 |
| 發明(設計)人: | 劉波;史琴;王燕 | 申請(專利權)人: | 上海衛星工程研究所 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 上海漢聲知識產權代理有限公司 31236 | 代理人: | 郭國中 |
| 地址: | 200240 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 高速 數據 串行 總線 | ||
技術領域
本發明涉及送線設計,具體涉及一種星載高速數據串行總線的設計方法。
背景技術
隨著星載載荷技術的發展,載荷探測將實現更高分辨率、更多探測頻段覆蓋、更高靈敏度的技術。對衛星數傳系統將帶來更高碼速率數據下傳的設計需求。其中高碼速率數據傳輸接口設計是解決高速數據下傳的技術瓶頸之一。目前,星載常規的高速數據傳輸接口設計多采用LVDS接口,單路傳輸數據碼速率最多達到100Mbps左右;對于數據傳輸碼速率達到上Gbps需求的傳輸系統,則需要采用多路LVDS接口并行傳輸形式,這種設計接口復雜、可靠性差、資源耗費多。
發明內容
為了解決星載高速數據傳輸接口設計的問題,本發明的目的在于提出星載高速數據串行總線的設計方法,利用本發明,可方便可靠地實現衛星高速數據傳輸接口設計。
為了達到上述發明目的,本發明為解決其技術問題所采用的設計方法是通過自定義數據收發芯片數據輸入、輸出使用的有效腳的數目,以及自定義數據收發芯片工作時鐘頻率,實現不同碼速率數據傳輸。
根據本發明的一個方面,提供一種星載高速數據串行總線,包括TLK2711數據發送芯片1、TLK2711數據接收芯片2、第一同軸電纜3、以及第二同軸電纜4,所述TLK2711數據發送芯片1通過所述第一同軸電纜3和第二同軸電纜4連接所述TLK2711數據接收芯片2,其中,所述TLK2711數據發送芯片1用于數據和時鐘等信號的發送,所述TLK2711數據接收芯片2用于數據和時鐘等信號的接收,所述第一同軸電纜3用于傳輸差分正信號,所述第二同軸電纜4用于傳輸差分負信號。
優選地,所述TLK2711數據發送芯片1的芯片數據輸入腳TXD0-TXD11為有效數據輸入腳,芯片數據輸入腳TXD12-TXD15輸入置0,時鐘輸入腳TXCLK輸入時鐘頻率為90MHz。
優選地,所述TLK2711數據接收芯片2的芯片數據輸出腳RXD0-RXD11為有效數據輸出腳,芯片數據輸出腳RXD12-RXD15輸出數據不做處理,時鐘輸出腳RXCLK輸出時鐘。
根據本發明的另一個方面,還提供一種具有星載高速數據串行總線的處理器,包括根據本發明提供的星載高速數據串行總線。
根據本發明的又一個方面,還提供一種具有星載高速數據串行總線的衛星數傳分系統,根據本發明提供的具有星載高速數據串行總線的處理器。
本發明提出的星載高速數據串行總線的設計方法,能夠很好的解決星載高速數據傳輸接口設計的難題,且可通過自定義數據收發芯片數據輸入、輸出使用的有效腳的數目,以及自定義數據收發芯片工作時鐘頻率,實現不同碼速率數據傳輸。該方法已經成功的應用在高光譜對地觀測衛星數傳系統設計中,從目前實際應用的情況看,該種設計方法合理、可靠,能夠完成1.08Gbps碼速率的高速數據傳輸功能。
附圖說明
通過閱讀參照以下附圖對非限制性實施例所作的詳細描述,本發明的其它特征、目的和優點將會變得更明顯:
圖1是根據本發明提供的星載高速數據串行總線的結構示意圖。
具體實施方式
下面結合具體實施例對本發明進行詳細說明。以下實施例將有助于本領域的技術人員進一步理解本發明,但不以任何形式限制本發明。應當指出的是,對本領域的普通技術人員來說,在不脫離本發明構思的前提下,還可以做出若干變形和改進。這些都屬于本發明的保護范圍。
本發明提供一種星載高速數據串行總線。
具體地,所述星載高速數據串行總線包括TLK2711數據發送芯片1、TLK2711數據接收芯片2、第一同軸電纜3、以及第二同軸電纜4,所述TLK2711數據發送芯片1通過所述第一同軸電纜3和第二同軸電纜4連接所述TLK2711數據接收芯片2,其中,所述TLK2711數據發送芯片1用于數據和時鐘等信號的發送,所述TLK2711數據接收芯片2用于數據和時鐘等信號的接收,所述第一同軸電纜3用于傳輸差分正信號,所述第二同軸電纜4用于傳輸差分負信號。
更為具體地,所述TLK2711數據發送芯片1的芯片數據輸入腳TXD0-TXD11為有效數據輸入腳,芯片數據輸入腳TXD12-TXD15輸入置0,時鐘輸入腳TXCLK輸入時鐘頻率為90MHz。所述TLK2711數據接收芯片2的芯片數據輸出腳RXD0-RXD11為有效數據輸出腳,芯片數據輸出腳RXD12-RXD15輸出數據不做處理,時鐘輸出腳RXCLK輸出時鐘。
進一步地,本發明還提供一種具有星載高速數據串行總線的處理器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海衛星工程研究所,未經上海衛星工程研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210532784.3/2.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





