[發明專利]一種時鐘恢復電路及并行輸出電路有效
| 申請號: | 201210504519.4 | 申請日: | 2012-11-30 |
| 公開(公告)號: | CN103036670A | 公開(公告)日: | 2013-04-10 |
| 發明(設計)人: | 邰連梁;李廣仁;陳峰 | 申請(專利權)人: | 龍迅半導體科技(合肥)有限公司 |
| 主分類號: | H04L7/033 | 分類號: | H04L7/033 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 王寶筠 |
| 地址: | 230601 安徽省合肥市經*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 時鐘 恢復 電路 并行 輸出 | ||
1.一種時鐘恢復電路,其特征在于,所述電路包括:n相位時鐘、采樣及邊沿檢測單元、邊沿判斷單元、時鐘選擇單元以及數據選擇單元;其中,輸入串行數據與n相位時鐘提供的任一相位的時鐘的速率比為m;n/m為大于2的自然數,m大于0的自然數;
所述采樣及邊沿檢測單元包括:第一采樣組、邊沿檢測組以及第二采樣組;所述第一采樣組包括n個采樣器,所述第一采樣組中的n個采樣器分別使用n相位時鐘提供的n個相位的時鐘對輸入串行數據進行采樣;其中,第一采樣組中的編號為i的采樣器使用的時鐘為n相位時鐘提供的編號為i的相位時鐘,0≤i<n;所述邊沿檢測組包括n個邊沿檢測器,所述n個邊沿檢測器用于檢測第一采樣組采樣的相鄰采樣點的邊沿信息,其中,邊沿檢測組中編號為j的邊沿檢測器用于檢測第一采樣組中編號為j的采樣器和編號為(j+1)的采樣器采樣的相鄰采樣點的邊沿信息,0≤j<n-1;邊沿檢測組中編號為n-1的邊沿檢測器用于檢測第一采樣組中編號為n-1的采樣器和編號為0的采樣器采樣的相鄰采樣點的邊沿信息;所述第二采樣組包括n個采樣器,所述第二采樣組中的n個采樣器分別對n個邊沿檢測器檢測的邊沿信息進行采樣,其中,第二采樣組中編號為i的采樣器用于對編號為i的邊沿檢測器檢測的邊沿信息進行采樣,0≤i<n;
所述邊沿判斷單元包括n/m個計數單元,其中,編號為k的計數單元用于對第二采樣組中滿足編號為k+n/m×t的m個采樣器采樣的邊沿信息之和進行計數,其中,t為從0取到m-1的自然數,當n/m個計數單元中編號為s的計數單元的計數值達到預設模數時,所述編號為s的計數單元用于將n/m個計數單元中的其他計數單元全部禁用或復位,以及輸出有效信號至時鐘選擇單元,其中,0≤k<n/m,0≤s<n/m;
其中,第一采樣組的采樣時鐘、第二采樣組的采樣時鐘以及各個計數單元的計數時鐘均由所述n相位時鐘提供;
所述時鐘選擇單元用于接收到編號為s的計數單元輸出的有效信號后,在n相位時鐘提供的n個相位時鐘中,提取分別與m個對應時鐘組的相位相差最大的m個相位時鐘,并將所述相位相差最大的m個相位時鐘的邏輯和作為恢復時鐘,其中,所述m個對應時鐘組中編號為t的對應時鐘組包括編號為s+n/m×t和編號為s+n/m×t+1的兩個相位時鐘;
所述數據選擇單元用于利用時鐘選擇單元處理得到的恢復時鐘對輸入串行數據進行采樣,采樣后的數據為所述時鐘恢復電路的恢復數據。
2.根據權利要求1所述的電路,其特征在于,其中,在所述n相位時鐘提供的n個相位時鐘中,提取與編號為q和編號為q+1的相位時鐘相差最大的相位時鐘的具體原則可以為:在所述n相位時鐘提供的n個相位時鐘中,
當n/m為奇數時,與所述編號為q的相位時鐘的相位相差最大的相位時鐘為編號為[q+(n/m+1)/2]/n所求余數的相位時鐘;
當n/m為偶數時,與所述編號為q的相位時鐘的相位相差最大的相位時鐘為編號為[q+(n/m)/2]/n所求余數的或者所求余數加1的相位時鐘。
3.根據權利要求1所述的電路,其特征在于,其中,第二采樣組中編號為i的采樣器用于對編號為i的邊沿檢測器檢測的邊沿信息進行采樣,并且第二采樣組中編號為i的采樣器使用的時鐘為n相位時鐘提供的編號為i1的相位時鐘,編號為i1的相位時鐘與編號為i的相位時鐘的相位差由第一采樣組中的編號為i的采樣器的采樣時間和編號為i的邊沿檢測器的延時時間之和決定,0≤i1<n。
4.根據權利要求1所述的電路,其特征在于,其中,編號為k的計數單元使用的時鐘為所述n相位時鐘提供滿足編號為k+n/m×t的m個相位時鐘或者滿足編號為k+n/m×t+1的m個相位時鐘。
5.根據權利要求1所述的電路,其特征在于,所述編號為s的計數單元用于將n/m個計數單元中的其他計數單元全部禁用或復位時還用于保護所述編號為s的計數單元不被復位或禁用。
6.根據權利要求1所述的電路,其特征在于,各個計數單元的復位端為低電平有效,所述邊沿判斷單元還包括n/m個與門;各個所述計數單元與各個所述與門一一對應;各個所述計數單元均連接至除與該計數單元對應的與門外的其他全部與門的輸入端;各個所述與門的輸出端連接至與該與門對應的計數單元的復位端;
當n/m個計數單元中編號為s的計數單元的計數值達到預設模數時,所述編號為s的計數單元還用于將低電平復位信號輸出至除與編號為s的計數單元對應的與門外的其他全部與門的輸入端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于龍迅半導體科技(合肥)有限公司,未經龍迅半導體科技(合肥)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210504519.4/1.html,轉載請聲明來源鉆瓜專利網。





