[發(fā)明專利]一種應(yīng)用于射頻通信接收機中的數(shù)字信號處理器無效
| 申請?zhí)枺?/td> | 201210452651.5 | 申請日: | 2012-11-13 |
| 公開(公告)號: | CN103218346A | 公開(公告)日: | 2013-07-24 |
| 發(fā)明(設(shè)計)人: | 劉麗霞 | 申請(專利權(quán))人: | 長沙景嘉微電子股份有限公司 |
| 主分類號: | G06F15/76 | 分類號: | G06F15/76 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 410205 湖南省長沙*** | 國省代碼: | 湖南;43 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 應(yīng)用于 射頻 通信 接收機 中的 數(shù)字信號 處理器 | ||
1.一種DSP結(jié)構(gòu),包括獨立的數(shù)據(jù)總線和程序總線、ALU、多個輔助寄存器、乘加器、乘積定標(biāo)移位寄存器、多個累加器寄存器、多個輔助運算部件、狀態(tài)寄存器、兩塊獨立的數(shù)據(jù)存儲器、一塊程序存儲器、多個片內(nèi)外圍設(shè)備、流水線結(jié)構(gòu)、一個程序計數(shù)器寄存器、一個程序地址運算部件、多個外部訪存接口;所述DSP的處理程序通過外部訪存接口寫入程序存儲器,或者在DSP電路中將處理程序固化(一般使用ROM存儲固化程序);待處理數(shù)據(jù)通過外部訪存接口寫入DSP的數(shù)據(jù)存儲器,經(jīng)DSP處理后結(jié)果暫存在數(shù)據(jù)存儲器中,外部設(shè)備通過訪存接口從?DSP數(shù)據(jù)存儲器取出結(jié)果;DSP在處理數(shù)據(jù)過程中,根據(jù)程序中的指令調(diào)用內(nèi)核中各模塊,如ALU、輔助寄存器、乘加器、乘積定標(biāo)移位寄存器、累加器寄存器、輔助運算部件、狀態(tài)寄存器;DSP的片內(nèi)外圍設(shè)備由DSP寄存器控制,與DSP內(nèi)核并行工作,可訪問DSP的數(shù)據(jù)存儲器。
2.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:所述ALU為n位邏輯算術(shù)運算部件,能完成n位有符號和無符號數(shù)的算術(shù)運算,包括加/減法運算、加/減1運算、求相反數(shù)、求絕對值;所述ALU能完成n位數(shù)的邏輯運算,包括邏輯非、與、或、異或運算,所述ALU的輸入和輸出都是累加器寄存器。
3.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:所述多個累加器寄存器,其輸入可以是ALU的結(jié)果、乘加器的結(jié)果、數(shù)據(jù)存儲器的輸出,其輸出可以作為ALU的源操作數(shù)、乘加器的源操作數(shù)、數(shù)據(jù)存儲器的輸入。
4.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:所述乘加器能完成n位乘n位的有符號數(shù)乘法運算和n位乘n位加2n位的有符號數(shù)乘加運算。
5.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:所述乘積定標(biāo)移位寄存器能向左和向右移位,左移用于對二進(jìn)制補碼數(shù)乘法產(chǎn)生的額外符號位進(jìn)行處理,右移用于將數(shù)字量按比例縮小,以防乘積累加結(jié)果溢出;所述乘積定標(biāo)移位寄存器分為高n位和低n位,兩個共同組成一個2n位的定標(biāo)移位器。
6.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),本發(fā)明中DSP具有多個m位的輔助寄存器ARn和多個輔助運算部件(ARAU),其特征在于:ARAU用于產(chǎn)生間接尋址的數(shù)據(jù)地址,具有多種間接尋址方式,其中包含多種循環(huán)尋址方式;輔助寄存器既可用作地址寄存器也可用作數(shù)據(jù)寄存器。
7.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:采用改進(jìn)的哈弗總線結(jié)構(gòu),程序總線和數(shù)據(jù)總線分開,數(shù)據(jù)存儲器和程序存儲器具有獨立的數(shù)據(jù)總線和地址總線。
8.根據(jù)權(quán)利要求1所述的DSP結(jié)構(gòu),其特征在于:所述存儲器為SDRAM或非易失性存儲器,存儲器具有多個總線接口和一個仲裁器,每個接口中都設(shè)置有暫存器,以暫存向SDRAM發(fā)送的數(shù)據(jù)請求。
9.一種采用權(quán)利要求1所述的DSP結(jié)構(gòu)實現(xiàn)的DSP指令集,其特征在于:所述指令集包含的指令主要為數(shù)據(jù)傳輸和邏輯算術(shù)運算指令,以及程序流控制指令;所述指令集包含多條并行指令,能同時進(jìn)行數(shù)據(jù)傳輸和運算操作;尋址方式包括立即數(shù)尋址、直接尋址和多種間接尋址。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于長沙景嘉微電子股份有限公司,未經(jīng)長沙景嘉微電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210452651.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F15-00 通用數(shù)字計算機
G06F15-02 .通過鍵盤輸入的手動操作,以及應(yīng)用機內(nèi)程序的計算,例如,袖珍計算器
G06F15-04 .在引入被處理的數(shù)據(jù)的同時,進(jìn)行編制程序的,例如,在同一記錄載體上
G06F15-08 .應(yīng)用插接板編制程序的
G06F15-16 .兩個或多個數(shù)字計算機的組合,其中每臺至少具有一個運算器、一個程序器及一個寄存器,例如,用于數(shù)個程序的同時處理
G06F15-18 .其中,根據(jù)計算機本身在一個完整的運行期間內(nèi)所取得的經(jīng)驗來改變程序的;學(xué)習(xí)機器
- 通信裝置、通信系統(tǒng)、通信方法、通信程序、通信電路
- 通信設(shè)備、通信系統(tǒng)、通信方法、通信程序、通信電路
- 通信設(shè)備、通信系統(tǒng)、通信方法、通信程序、通信電路
- 通信設(shè)備、通信系統(tǒng)、通信方法、通信程序、通信電路
- 通信設(shè)備、通信方法、通信電路、通信系統(tǒng)
- 通信設(shè)備、通信系統(tǒng)、通信方法、通信程序、通信電路
- 通信終端、通信系統(tǒng)、通信方法以及通信程序
- 通信終端、通信方法、通信裝備和通信系統(tǒng)
- 通信裝置、通信程序、通信方法以及通信系統(tǒng)
- 通信裝置、通信系統(tǒng)、通信方法及計算機可讀取的記錄介質(zhì)





