[發明專利]半導體裝置以及噪聲去除裝置有效
| 申請號: | 201210398715.8 | 申請日: | 2012-10-19 |
| 公開(公告)號: | CN103066961B | 公開(公告)日: | 2017-05-10 |
| 發明(設計)人: | 兒玉祐樹 | 申請(專利權)人: | 拉碧斯半導體株式會社 |
| 主分類號: | H03K5/1252 | 分類號: | H03K5/1252 |
| 代理公司: | 北京集佳知識產權代理有限公司11227 | 代理人: | 李偉,舒艷君 |
| 地址: | 日本神*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 半導體 裝置 以及 噪聲 去除 | ||
技術領域
本發明涉及半導體裝置以及噪聲去除裝置,特別是涉及具備多個種類的噪聲去除電路的半導體裝置以及噪聲去除裝置。
背景技術
一般來說,已知具備去除與輸入的信號重疊的干擾噪聲、電源噪聲等的噪聲去除電路的半導體裝置。
作為這樣的噪聲去除電路,例如已知,使用了施密特電路的電路、使用了由電容元件以及電阻元件構成的低通濾波器的電路。另外,例如在專利文獻1中記載了一種噪聲去除電路,該噪聲去除電路的特征在于,具備:第1延遲電路,其接收輸入信號,并延遲第1延遲量來輸出第1延遲信號;第1邏輯電路,其接收輸入信號和第1延遲信號,并進行第1邏輯運算來輸出第1信號;第2延遲電路,其接收第1信號,并延遲第2延遲量來輸出第2延遲信號;第2邏輯電路,其接收第1信號和第2延遲信號,并進行第2邏輯運算來輸出第2信號,第2延遲量比第1延遲量大。
專利文獻1:日本專利特開2009-55470號公報
圖8表示具備上述的現有噪聲去除電路的半導體裝置的具體的一個例子。應予說明,在圖8所示的半導體裝置110中,設置在半導體裝置110的外部的外部電路115的輸出信號經由輸入端子123輸入至噪聲去除電路127。
該外部電路115具有輸出經由輸入端子123輸入到半導體裝置110的信號的功能,是具備反相器133、晶體振子137、電阻元件R11、電容元件C11、以及電容元件C12的晶體振蕩電路。從外部電路115輸出反復對電容元件C11以及電容元件C12進行充放電而使晶體振子137振動,使進行振蕩動作,而通過反相器133放大的振蕩信號。
半導體裝置110的輸入端子123從外部電路115輸入振蕩信號。此時,有起因于干擾等的干擾噪聲與振蕩信號重疊的情況。
圖8所示的現有的噪聲去除電路127由低通濾波器141和施密特電路143構成,該低通濾波器141由電阻元件R12以及電容元件C13構成,并去除與振蕩信號重疊的噪聲。
在噪聲去除電路127中,通過將低通濾波器141的時間常數和施密特電路143的施密特寬度設定為與重疊的噪聲對應的適當的值,使原來的振蕩信號通過而輸出到內部電路(省略圖示),去除與振蕩信號重疊的噪聲。
然而,在圖8所示的現有的噪聲去除電路127中,有如下的情況,即、對于與電源電壓重疊、伴隨電源電壓的變動的噪聲(電源噪聲)沒有耐受性,因電源噪聲,輸出信號反轉的情況。圖9表示產生了電源噪聲的情況下的、電源電壓、施密特電路143的閾值、各節點的電壓的關系的一個例子。
如圖9所示,在經由輸入端子123從外部電路115輸入的信號是H電平時,產生電源噪聲,電源電壓急劇地上升的情況下,施密特電路143的輸入(節點A)因濾波特性而追隨不了該變動。
另一方面,施密特閾值(施密特閾值H以及施密特閾值L)追隨著電源電壓的變動而變動,所以節點A成為施密特電路143的施密特閾值以下,在施密特電路143的輸出(節點B)中,在輸出H電平的輸出信號時,在該輸出信號產生不期待的L電平脈沖的狹脈沖。
這樣產生了狹脈沖,輸出信號反轉的情況下,存在系統(內部電路)有可能陷入誤操作的問題。
另外,一般來說,如果是同質的噪聲,噪聲的程度小,則很多情況下能夠對不同的信號輸入使用相同的噪聲去除電路。例如,很多情況下能夠使用上述的現有噪聲去除電路127。然而,存在如下問題:使用于輸入端子(輸入墊片)的噪聲去除電路的情況下,若噪聲的程度變大,則根據輸入的信號,伴隨噪聲去除以外的限制事項,共用化噪聲去除電路變得困難。
發明內容
本發明是為了解決上述的問題而提出的,其目的在于提供一種對于伴隨電源電壓的變動的噪聲,根據與輸入的信號對應的輸入端子的種類分別使用不同的手法,從而在裝置內提高抗噪聲性的半導體裝置以及噪聲去除裝置。
為了實現上述目的,技術方案1中記載的半導體裝置具備第1端子,其被輸入第1信號;第2端子,其被輸入第2信號,該第2信號與所述第1信號相比,關于傳遞給內部電路時的延遲限制較多;第1噪聲去除電路,其具備從所述第1端子輸入所述第1信號的第1施密特電路、和在該第1施密特電路的輸出信號變動后該輸出信號被維持規定時間以上的情況下,使向內部電路輸出的輸出信號變化的輸出信號調整部;第2噪聲去除電路,其具備從所述第2端子輸入所述第2信號的第2施密特電路、和使輸入給該第2施密特電路的所述第2信號追隨電源電壓的變動而變化的輸入信號調整部,并將該第2施密特電路的輸出信號輸出給內部電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于拉碧斯半導體株式會社,未經拉碧斯半導體株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210398715.8/2.html,轉載請聲明來源鉆瓜專利網。





