[發明專利]數據調節裝置無效
| 申請號: | 201210321273.7 | 申請日: | 2012-09-04 |
| 公開(公告)號: | CN102902309A | 公開(公告)日: | 2013-01-30 |
| 發明(設計)人: | 徐建榮 | 申請(專利權)人: | 西安靈境科技有限公司 |
| 主分類號: | G06F1/16 | 分類號: | G06F1/16 |
| 代理公司: | 西安西達專利代理有限責任公司 61202 | 代理人: | 郭秋梅 |
| 地址: | 710065 陜西省西安市高新區科*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數據 調節 裝置 | ||
技術領域
本發明涉及電子技術領域,特別涉及一種數據調節裝置。
背景技術
現在的數據調節裝置由于存儲裝置大多采用高速緩存,這樣動輒復制到相應的結構中,體系過于復雜而且浪費資源。
發明內容
本發明提供一種數據調節裝置,經由ARM芯片啟動使用冗余結構來進行高速緩存CPU核中的冗余下的體系,隨后適配外設按照所述的處理器定期操作,避體系過于復雜而且浪費資源的缺陷。
為實現上述目的,本發明的技術方案為:
一種數據處理裝置,所述的數據處理裝置帶有CPU核中置高速緩存2的ARM芯片3,并且所述的ARM芯片3CPU核中內置冗余結構4,還包括適配外設5。
經由ARM芯片3啟動使用冗余結構4來進行高速緩存CPU核中的冗余下的體系,隨后適配外設按照所述的處理器定期操作,避體系過于復雜而且浪費資源的缺陷。
附圖說明
????圖1為本發明的連接結構示意圖。
具體實施方式
下面經由附圖對本發明做進一步說明:
如附圖1所示,數據處理裝置,所述的數據處理裝置帶有CPU核中置高速緩存2的ARM芯片3,并且所述的ARM芯片3CPU核中內置冗余結構4,還包括適配外設5。
經由ARM芯片3啟動使用冗余結構4來進行高速緩存CPU核中的冗余下的體系,隨后適配外設按照所述的處理器定期操作,避體系過于復雜而且浪費資源的缺陷。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安靈境科技有限公司,未經西安靈境科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210321273.7/2.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





