[發(fā)明專利]用于閃存器件的閃存控制器硬件架構(gòu)無效
| 申請?zhí)枺?/td> | 201210244914.3 | 申請日: | 2012-07-13 |
| 公開(公告)號: | CN103092782A | 公開(公告)日: | 2013-05-08 |
| 發(fā)明(設(shè)計)人: | 維奈·阿肖克·蘇曼納切;蒂莫西·W·斯瓦托什;帕米拉·S·亨普斯特德;杰克遜·L·埃利斯;邁克爾·S·希肯;馬丁·S·德爾 | 申請(專利權(quán))人: | LSI公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16 |
| 代理公司: | 北京康信知識產(chǎn)權(quán)代理有限責(zé)任公司 11240 | 代理人: | 余剛;吳孟秋 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 閃存 器件 控制器 硬件 架構(gòu) | ||
本申請要求于2011年7月14日提交的美國臨時申請第61/507,646號和2012年3月28日提交的美國申請第13/432,394號的優(yōu)先權(quán),其全部內(nèi)容結(jié)合于此作為參考。
技術(shù)領(lǐng)域
本發(fā)明總體涉及閃存介質(zhì),特別地,涉及用于實現(xiàn)閃存器件的閃存控制器硬件架構(gòu)的方法和/或裝置。
背景技術(shù)
閃存介質(zhì)控制器經(jīng)由諸如ONFI?2.X的閃存接口與閃存器件通信。在單個閃存接口上,可以連接固定數(shù)量的閃存目標(biāo)(target)。在單個閃存接口上連接多個閃存目標(biāo)使得多個閃存目標(biāo)之間共享閃存接口。在多個閃存目標(biāo)之間共享接口會產(chǎn)生對閃存器件的瓶頸。
期望實現(xiàn)一種用于閃存器件的閃存控制器硬件架構(gòu),其解決與閃存介質(zhì)存儲相關(guān)的挑戰(zhàn)。
發(fā)明內(nèi)容
本發(fā)明涉及閃存介質(zhì)控制器,其包括一個或多個專用數(shù)據(jù)傳輸路徑、一個或多個閃存通道控制器和一個或多個閃存總線控制器。一個或多個閃存通道控制器通常耦接至一個或多個專用數(shù)據(jù)傳輸路徑。一個或多個閃存總線控制器通常耦接至一個或多個閃存通道控制器。
本發(fā)明的目標(biāo)、特征和優(yōu)點包括提供用于實現(xiàn)閃存器件的閃存控制器硬件架構(gòu)的方法和/或裝置,該閃存控制器硬件架構(gòu)可以(i)為各個閃存交易提供上下文(context),(ii)提供上下文處理,(iii)通過消耗(consumed)上下文管理器(CCM)提供狀態(tài)報告,(iv)在閃存通道控制器中提供裸片(die)管理表和上下文管理器塊,(v)提供獨立閃存通道結(jié)構(gòu),包括專用數(shù)據(jù)傳輸路徑,(vi)在閃存通道控制器和緩沖控制器接口中提供全雙工操作支持,和/或(vii)提供處理器控制模式。
附圖說明
從下面的詳細說明書和所附權(quán)利要求書及附圖中,上述和其他目的、特征和優(yōu)點將變得顯而易見,其中:
圖1是示出了在單芯片系統(tǒng)(SOC)環(huán)境(context)下實現(xiàn)的閃存介質(zhì)控制器的框圖;
圖2是示出了根據(jù)本發(fā)明實施方式的示例閃存介質(zhì)控制器(FMC)結(jié)構(gòu)的框圖;
圖3是示出了根據(jù)本發(fā)明實施方式的示例閃存通道控制器結(jié)構(gòu)的框圖;
圖4是示出了圖3的上下文管理器模塊的示例子模塊的示圖;
圖5是示出了圖3的裸片管理模塊的示例子模塊的示圖;
圖6是示出了圖3的閃存操作管理器模塊的示例子模塊的示圖;
圖7是示出了圖3的數(shù)據(jù)流管理器模塊的示例子模塊的示圖;
圖8是示出了實現(xiàn)了圖3的上下文管理器模塊的示例子模塊的示圖;以及
圖9是示出了根據(jù)本發(fā)明實施方式的示例閃存介質(zhì)上下文布局的示圖。
具體實施方式
在一個實施方式中,根據(jù)本發(fā)明的系統(tǒng)可以被設(shè)計為通過各種大容量存儲協(xié)議進行操作,包括SAS(“串行連接SCSI”)、FC(“光纖通道”)和FC-AL(“光纖通道仲裁環(huán)路”),所有這些都是基于小型計算機系統(tǒng)接口(“SCSI”)協(xié)議和串行ATA(“SATA”)協(xié)議的。本領(lǐng)域普通技術(shù)人員應(yīng)當(dāng)熟悉這些大容量存儲協(xié)議,因此,這樣的協(xié)議不會在本文中進一步討論。除非在調(diào)用特定協(xié)議的情況下,本文所公開的系統(tǒng)和方法不依賴于正在使用的特定協(xié)議,并被設(shè)計為通過所有協(xié)議進行正確操作。此外,根據(jù)本發(fā)明實施方式的系統(tǒng)和方法可以適用于與目前在使用或?qū)黹_發(fā)的其他類似協(xié)議一起使用,這些協(xié)議包括用于企業(yè)級應(yīng)用的協(xié)議以及用于諸如最終用戶的其他應(yīng)用協(xié)議。本文所述的系統(tǒng)包括用于實現(xiàn)閃存器件的閃存控制器硬件架構(gòu)的新方法和/或裝置。
參照圖1,其示出了通過根據(jù)本發(fā)明實施方式的閃存介質(zhì)控制器所實現(xiàn)的系統(tǒng)100的框圖。在一個示例中,系統(tǒng)(或結(jié)構(gòu))100可包括塊(或電路)102、多個塊(或電路)104a至104n、多個塊(或電路)106a至106n、塊(或電路)18、塊(或電路)110、塊(或電路)112、塊(或電路)114、和塊(或電路)116。電路102至116可以表示被實現(xiàn)為硬件、固件、軟件、硬件、固件和/或軟件的組合或者其他的模塊和/或塊。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于LSI公司,未經(jīng)LSI公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210244914.3/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





