[發明專利]處理器系統無效
| 申請號: | 201210181964.1 | 申請日: | 2012-06-04 |
| 公開(公告)號: | CN102819699A | 公開(公告)日: | 2012-12-12 |
| 發明(設計)人: | 顏軍;季振洲;吳昊;龔永紅;徐紅;陳曉錦 | 申請(專利權)人: | 珠海歐比特控制工程股份有限公司;哈爾濱工業大學 |
| 主分類號: | G06F21/00 | 分類號: | G06F21/00 |
| 代理公司: | 廣東秉德律師事務所 44291 | 代理人: | 楊煥軍;田學東 |
| 地址: | 519080 廣東省珠*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理器 系統 | ||
1.一種處理器系統,其特征在于,包括一控制器及與該控制器連接的一TPM芯片、多個處理器、多個與處理器一一對應的緩存器;TPM芯片存有密鑰、加密算法和解密算法;緩存器用于緩存關聯于與其對應的處理器的數據,其中包括需要加密、解密的數據;控制器控制和協調TPM芯片、處理器、緩存器的工作。
2.根據權利要求1所述的處理器系統,其特征在于,所述處理器的數量和所述緩存器的數量均為四個。
3.根據權利要求1或2所述的處理器系統,其特征在于,所述處理器為SPARC處理器。
4.一種嵌入式計算機系統,其特征在于,包括I/O線、FLASH存儲器和處理器系統,處理器系統包括一控制器及與該控制器連接的一TPM芯片、多個處理器、多個與處理器一一對應的緩存器;TPM芯片存有密鑰、加密算法和解密算法;緩存器用于緩存關聯于與其對應的處理器的數據,其中包括需要加密、解密的數據;控制器控制和協調TPM芯片、處理器、緩存器的工作;I/O線連接FLASH存儲器和所述多個緩存器。
5.根據權利要求4所述的嵌入式計算機系統,其特征在于,所述處理器數量和所述緩存器的數量均為四個。
6.根據權利要求4或5所述的嵌入式計算機系統,其特征在于,所述處理器為SPARC處理器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于珠海歐比特控制工程股份有限公司;哈爾濱工業大學,未經珠海歐比特控制工程股份有限公司;哈爾濱工業大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210181964.1/1.html,轉載請聲明來源鉆瓜專利網。





