[發(fā)明專利]USB/UART接口復(fù)用電路及使用該電路的電子設(shè)備有效
| 申請?zhí)枺?/td> | 201210172535.8 | 申請日: | 2012-05-29 |
| 公開(公告)號: | CN102750252A | 公開(公告)日: | 2012-10-24 |
| 發(fā)明(設(shè)計(jì))人: | 楊金華;陳群 | 申請(專利權(quán))人: | 惠州TCL移動(dòng)通信有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 深圳市威世博知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 44280 | 代理人: | 何青瓦;丁建春 |
| 地址: | 516006 廣東省*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | usb uart 接口 用電 使用 電路 電子設(shè)備 | ||
1.一種USB/UART接口復(fù)用電路,其特征在于,包括:
對外接口,包括第一端口、第二端口以及第三端口,所述對外接口設(shè)置為與USB標(biāo)準(zhǔn)接口配合,在連接USB數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第一端口與所述USB數(shù)據(jù)線的VBUS線連接以從所述VBUS線獲取預(yù)定電壓值,所述第二端口與所述USB數(shù)據(jù)線的D+線連接,所述第三端口與所述USB數(shù)據(jù)線的D-線連接,在連接UART數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第一端口懸空,所述第二端口與所述UART數(shù)據(jù)線的RXT線連接,所述第三端口與所述UART數(shù)據(jù)線的TXD線連接;
處理芯片,包括URXT/GPIO復(fù)用引腳、UTXD/GPIO復(fù)用引腳、USB_DM引腳以及USB_DP引腳,其中,所述URXT/GPIO復(fù)用引腳在設(shè)置為URXT端口時(shí),用于獲取外部串行數(shù)據(jù),所述UTXD/GPIO復(fù)用引腳在設(shè)置為UTXD端口時(shí),用于發(fā)送內(nèi)部串行數(shù)據(jù),所述USB_DM引腳和USB_DM引腳用于傳輸U(kuò)SB數(shù)據(jù)的差分信號;
第一模擬開關(guān),包括第一端、第二端、第三端以及第四端,所述第一端與所述第二端口連接,所述第二端與所述USB_DM引腳連接,所述第三端與所述URXT/GPIO復(fù)用引腳連接,在所述第四端獲取到高電平時(shí),所述第一端與所述第二端連接,在所述第四端獲取到低電平時(shí),所述第一端與所述第三端連接;
第二模擬開關(guān),包括第五端、第六端、第七端以及第八端,所述第五端與所述第三端口連接,所述第六端與所述USB_DP引腳連接,所述第七端與所述UTXD/GPIO復(fù)用端口引腳連接,所述第八端與所述第四端連接,在所述第八端獲取到所述高電平時(shí),所述第五端與所述第六端連接,在所述第八端獲取到所述低電平時(shí),所述第五端與所述第七端連接;
分壓電路,包括輸入端和輸出端,所述輸入端與所述第一端口連接,所述輸出端與所述第四端連接,所述分壓電路檢測所述輸入端以在所述輸入端的電壓值為所述預(yù)定電壓值時(shí),控制所述輸出端輸出所述高電平,在所述輸入端懸空時(shí)控制所述輸出端輸出所述低電平。
2.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,在進(jìn)行調(diào)試時(shí),所述處理芯片的所述URXT/GPIO復(fù)用引腳設(shè)置為URXT端口,所述UTXD/GPIO復(fù)用引腳設(shè)置為UTXD端口。
3.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,在調(diào)試完畢后,所述處理芯片的所述URXT/GPIO復(fù)用引腳以及UTXD/GPIO復(fù)用引腳設(shè)置為GPIO端口,且設(shè)置所述GPIO端口輸出0V電壓。
4.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,所述對外接口進(jìn)一步包括第四端口,在連接USB數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第四端口與所述USB數(shù)據(jù)線的ID端口連接,在連接UART數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第四端口懸空。
5.根據(jù)權(quán)利要求4所述的USB/UART接口復(fù)用電路,其特征在于,所述對外接口進(jìn)一步包括第五端口,在連接USB數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第五端口與所述USB數(shù)據(jù)線的GND端口連接,在連接UART數(shù)據(jù)線的USB標(biāo)準(zhǔn)接口插入所述對外接口時(shí),所述第五端口與所述UART數(shù)據(jù)線的GND端口連接,
6.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,所述預(yù)定電壓值為5V。
7.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,所述分壓電路包括第一電阻和第二電阻,所述第一電阻的一端作為所述輸入端與所述第一端口連接,所述第一電阻的另一端作為所述輸出端與所述第二電阻的一端連接,所述第二電阻的另一端接地,所述第一電阻的另一端進(jìn)一步與所述第四端連接,所述第一電阻和第二電阻的電阻值設(shè)置為將所述預(yù)定電壓值分壓為所述高電平。
8.根據(jù)權(quán)利要求1所述的USB/UART接口復(fù)用電路,其特征在于,所述第一模擬開關(guān)和第二模擬開關(guān)封裝在同一模擬開關(guān)芯片內(nèi)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于惠州TCL移動(dòng)通信有限公司,未經(jīng)惠州TCL移動(dòng)通信有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210172535.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:套管防腐層電動(dòng)纏繞裝置
- 下一篇:卷膠料機(jī)
- 通用異步收發(fā)/通用串行總線轉(zhuǎn)換裝置
- 一種機(jī)場氣象通信控制板
- 用于集中器和采集器的UART接口復(fù)用擴(kuò)展裝置
- 基于FPGA的UART字節(jié)同步的實(shí)現(xiàn)方法及實(shí)現(xiàn)裝置
- 一種UART通信系統(tǒng)、方法、設(shè)備及計(jì)算機(jī)存儲介質(zhì)
- 一種數(shù)據(jù)通訊裝置、控制器及其數(shù)據(jù)通訊方法
- 一種UART通信系統(tǒng)及車載設(shè)備
- 實(shí)現(xiàn)UART間通訊的系統(tǒng)
- UART網(wǎng)關(guān)數(shù)據(jù)傳輸方法
- 一種基于可編程邏輯器件的UART接口擴(kuò)展電路





