[發明專利]切換電路有效
| 申請號: | 201210127806.8 | 申請日: | 2012-04-27 |
| 公開(公告)號: | CN103377156A | 公開(公告)日: | 2013-10-30 |
| 發明(設計)人: | 鄧劍平 | 申請(專利權)人: | 鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518109 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 切換 電路 | ||
1.一種切換電路,用于切換一第一存儲器及一第二存儲器,所述切換電路包括一開關、一第一控制電路、一第二控制電路及一開關控制芯片,所述開關與第一及第二控制電路相連,所述第二控制電路還與第一存儲器及第二存儲器均相連,以根據所述開關的動作選擇性的將一第一電壓源輸出至第一存儲器及第二存儲器,且在第二控制電路選定將第一電壓源輸出至第一存儲器或第二存儲器之后,第一控制電路用于使得第二控制電路持續將第一電壓源輸出至選定的第一存儲器或第二存儲器;所述第二控制電路還與開關控制芯片相連,所述開關控制芯片與一處理器芯片、第一及第二存儲器相連,所述第二控制電路還用于根據開關的動作控制所述開關控制芯片連通所述處理器芯片與第一存儲器或連通所述處理器芯片與第二存儲器,且在第二控制電路控制開關控制芯片連通處理器芯片與第一存儲器或連通處理器芯片與第二存儲器之后,所述第一控制電路還用于使得所述處理器芯片與第一存儲器之間或處理器芯片與第二存儲器之間持續保持連通。
2.如權利要求1所述的切換電路,其特征在于:所述開關為一單刀雙擲開關,所述第一控制電路包括一第一場效應管,所述第一場效應管的柵極通過一第一電容接地,還通過一第一電阻與一第二電壓源相連,所述第一場效應管的源極接地,漏極與單刀雙擲開關的動端相連;所述第二控制電路包括一第一子控制電路及一第二子控制電路,所述單刀雙擲開關的動端與第二電壓源相連,第一不動端與第一子控制電路相連,第二不動端與第二子控制電路相連,當所述開關的第一不動端與其動端相連時,所述第一子控制電路將第一電壓源輸出給第一存儲器,且使得所述開關控制芯片連通處理器芯片與第一存儲器;當所述開關的第二不動端與其動端相連時,所述第二子控制電路將第一電壓源輸出至第二存儲器,且使得所述開關控制芯片連通處理器芯片與第二存儲器。
3.如權利要求2所述的切換電路,其特征在于:所述第一子控制電路包括一第二至第六場效應管,所述第二場效應管的柵極與所述單刀雙擲開關的第一不動端相連,源極接地,漏極通過一第二電阻與第一電壓源相連,還直接與第三場效應管的漏極以及第四場效應管的柵極相連,所述第三場效應管的源極接地,所述第四場效應管的源極接地,漏極通過一第三電阻與第一電壓源相連,還直接與第五場效應管的柵極相連,所述第五場效應管的源極接地,漏極與第六場效應管的柵極相連,所述第六場效應管的源極與第一電壓源相連,漏極與第一存儲器的電源引腳相連,所述第六場效應管的漏極還通過一第四電阻與第三場效應管的柵極相連。
4.如權利要求2所述的切換電路,其特征在于:所述第二子控制電路包括一第二至第六場效應管,所述第二場效應管的柵極與所述單刀雙擲開關的第二不動端相連,源極接地,漏極通過一第二電阻與第一電壓源相連,還直接與第三場效應管的漏極以及第四場效應管的柵極相連,所述第三場效應管的源極接地,所述第四場效應管的源極接地,漏極通過一第三電阻與第一電壓源相連,還直接與第五場效應管的柵極相連,所述第五場效應管的源極接地,漏極與第六場效應管的柵極相連,所述第六場效應管的源極與第一電壓源相連,漏極與第二存儲器的電源引腳相連,所述第六場效應管的漏極還通過一第四電阻與第三場效應管的柵極相連;所述第六場效應管的漏極還通過串聯連接的第五電阻及第六電阻接地,所述第五及第六電阻之間的節點與開關控制芯片相連。
5.如權利要求1所述的切換電路,其特征在于:所述開關控制芯片包括一第一控制芯片及一第二控制芯片,所述第一及第二控制芯片的控制端均與第二控制電路相連,使能端均接地,所述第一控制芯片的第一組數據端對應與所述處理器芯片的第一組數據端相連,所述第一控制芯片的第二組數據端對應與第一存儲器的第一組數據端相連,所述第一控制芯片的第三組數據端對應與第二存儲器的第一組數據端相連,所述第二控制芯片的第一組數據端對應與所述處理器芯片的第二組數據端相連,所述第二控制芯片的第二組數據端對應與第一存儲器的第二組數據端相連,所述第二控制芯片的第三組數據端對應與第二存儲器的第二組數據端相連;當所述第一控制芯片的控制端接收低電平時,所述第一控制芯片的第一組數據端對應與其第二組數據端相連,當所述第一控制芯片的控制端接收高電平時,所述第一控制芯片的第一組數據端對應與其第三組數據端相連;當所述第二控制芯片的控制端接收低電平時,所述第二控制芯片的第一組數據端對應與其第二組數據端相連,當所述第二控制芯片的控制端接收高電平時,所述第二控制芯片的第一組數據端對應與其第三組數據端相連。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司,未經鴻富錦精密工業(深圳)有限公司;鴻海精密工業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210127806.8/1.html,轉載請聲明來源鉆瓜專利網。





