[發明專利]數字數據處理方法及數字數據傳輸系統有效
| 申請號: | 201210097908.X | 申請日: | 2012-04-05 |
| 公開(公告)號: | CN103297184B | 公開(公告)日: | 2017-05-03 |
| 發明(設計)人: | 周明忠 | 申請(專利權)人: | 瑞鼎科技股份有限公司 |
| 主分類號: | H04L1/00 | 分類號: | H04L1/00 |
| 代理公司: | 中國商標專利事務所有限公司11234 | 代理人: | 宋義興,周偉明 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字 數據處理 方法 數據傳輸 系統 | ||
技術領域
本發明是關于一種數據傳輸系統以及數據傳輸方法;特別是一種數字數據傳輸系統以及數字數據傳輸方法。
背景技術
在目前串行列接(Serial Link)傳輸技術中,輸出端在輸出一位元組(Byte)前須對其編碼,以產生一待解碼位元組。解碼端則是在收到待解碼位元組之后,根據輸出端的編碼演算法判斷待解碼位元組是包含數據或是指令。在進行編碼時,現有編碼技術通常是將該些八位元的數字數據或數字指令轉換為九位元或十位元的待解碼位元組。上述待解碼位元組多出來的位元供解碼端判定數據的種類。
上述根據將八位元的數字數據或數字指令轉換為十位元待解碼位元組的傳輸技術包含用于PCI-E的8b10b編碼以及最小化傳輸差分信號(Transition Minimized Differential Signaling,TMDS)。上述用于PCI-E技術所產生的待解碼位元組通常具有相同數目的0和1,因此可達成直流平衡(DC Balance)的信號傳輸要求。此外,用于PCI-E技術所產生的待解碼位元組并不包含過長連續排列的0或1。另一方面,最小化傳輸差分信號技術所產生的待解碼位元組則是具有最少的電壓位準切換(Data Transition),以避免信號在傳輸過程中產生過多的電磁干擾的影響。
此外,根據將八位元的數字數據或數字指令轉換為九位元待解碼位元組的傳輸技術則已用于MIPI(Mobile Industry Processor Interface)。相較于上述編碼方法,MIPI技術所產生的待解碼位元組具有較少的額外信息(Overhead),因此具有較高的數據傳輸率。
然而,上述現有編碼技術所產生的待解碼位元組皆未能對數據傳輸時所遭遇的路徑損失(Channel Loss)做出補償。因此,待解碼位元組在傳輸過程中仍會因位元信號相互干擾(又稱符際干擾,Inter Symbol Intereference)而失真,并造成接收端信號錯誤率上升。由此可見,如何在提升數據傳輸率的同時降低接收端信號錯誤率,是目前串行列接傳輸技術的重要課題。
發明內容
本發明的目的是提供一種數字數據傳輸系統及數字數據處理方法,以簡化數字數據及數字指令的編碼和解碼方式并由此簡化編碼模塊及解碼模塊的結構。
本發明的目的是提供一種數字數據傳輸系統及數字數據處理方法,以簡化設定等化器的設定方式并由此減少數據傳輸的數據毀損。
本發明的數字數據傳輸系統包含編碼端處理器、儲存模塊、編碼模塊、解碼端處理器、等化器及解碼模塊,其中儲存模塊包含復數字元組。編碼模塊是根據編碼端處理器所輸出的傳輸指令自位元組中選出其中之一。編碼模塊將偵測被選出位元組的第一位元并同時根據位元組的類別產生辨識位元。編碼模塊之后將辨識位元設置于位元組的第一位元之前以通過網絡將待解碼位元組傳輸至解碼模塊。
解碼模塊所收到的待解碼位元組包含相鄰的第一位元及第二位元。解碼端處理器將于解碼模塊測得待解碼位元組的第一位元及第二位元相同后,根據待解碼位元組的位元組設定等化器的設定參數。
首先,編碼模塊將根據傳輸指令自指令位元組中選出起始位元組,并偵測起始位元組的第一位元以產生對應的辨識位元。上述對應起始位元組的辨識位元相同于起始位元組的第一位元。編碼模塊隨后將辨識位元設置于起始位元組的第一位元之前以產生待解碼位元組。
隨后,編碼模塊將根據傳輸指令自復數指示位元組中選出至少一個設定位元組,編碼模塊之后根據傳輸指令自復數指示位元組中選出至少一個設定位元組,編碼模塊隨后將辨識位元設置于設定位元組的第一位元前以產生待解碼位元組。
接著,編碼模塊將根據傳輸指令自復數指示位元組中選出至少一個結束位元組,編碼模塊之后根據傳輸指令自復數指示位元組中選出至少一個結束位元組,編碼模塊隨后將辨識位元設置于結束位元組的第一位元之前以產生待解碼位元組。
在編碼模塊輸出包含的待解碼位元組后,編碼模塊將自位元組中選出復數數據位元組。編碼模塊之后偵測數據位元組的第一位元并產生對應辨識位元,其中辨識位元相異于數據位元組的第一位元,編碼模塊隨后將辨識位元設置于數據位元組的第一位元之前以產生待解碼位元組。
附圖說明
圖1所示為本發明數字數據傳輸系統的示意圖,傳輸包含起始位元組的待解碼位元組;
圖2所示為本發明數字數據傳輸系統的示意圖,傳輸包含設定位元組的待解碼位元組;
圖3所示為本發明數字數據傳輸系統的示意圖,傳輸包含結束位元組的待解碼位元組;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞鼎科技股份有限公司,未經瑞鼎科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210097908.X/2.html,轉載請聲明來源鉆瓜專利網。





