[發明專利]一種用于芯片BU-65170的讀寫控制裝置有效
| 申請號: | 201210085527.X | 申請日: | 2012-03-28 |
| 公開(公告)號: | CN103365804A | 公開(公告)日: | 2013-10-23 |
| 發明(設計)人: | 黃瑩珠;張升偉 | 申請(專利權)人: | 中國科學院空間科學與應用研究中心 |
| 主分類號: | G06F13/20 | 分類號: | G06F13/20 |
| 代理公司: | 北京法思騰知識產權代理有限公司 11318 | 代理人: | 楊小蓉;楊青 |
| 地址: | 100190 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 芯片 bu 65170 讀寫 控制 裝置 | ||
1.一種用于芯片BU-65170的讀寫控制裝置,其特征在于,該裝置包括讀BU-65170模塊、寫BU-65170模塊、數據接口模塊以及地址接口模塊;其中,
所述的讀BU-65170模塊從外部接入與讀操作有關的信號線,所述寫BU-65170模塊從外部接入與寫操作有關的信號線;所述寫BU-65170模塊對所述從外部接入與寫操作有關的信號線所輸入的信號進行管理,生成適用于芯片BU-65170的寫時序;所述讀BU-65170模塊對所述從外部接入與讀操作有關的信號線所輸入的信號進行管理,生成適用于芯片BU-65170的讀時序;所述數據接口模塊用于將所述芯片BU-65170雙向的數據接口分成輸入和輸出兩個部分,在執行寫功能時,該模塊將寫BU-65170模塊的寫數據傳輸給所述芯片BU-65170的數據口,在執行讀功能時,將所述芯片BU-65170的數據口的數據傳輸給讀BU-65170模塊;所述地址接口模塊用于把所述寫BU-65170模塊、讀BU-65170模塊所輸出的地址和控制信號統一整合成傳輸給芯片BU-65170的地址和控制信號,在寫過程中,寫BU-65170模塊輸出的地址和控制信號有效,在讀過程中,讀BU-65170模塊輸出的地址和控制信號有效。
2.根據權利要求1所述的用于芯片BU-65170的讀寫控制裝置,其特征在于,所述寫BU-65170模塊的輸入信號包括:系統復位信號rst、系統時鐘信號clk、觸發寫BU-65170模塊使之開始寫芯片BU-65170的信號wr_start、要寫入芯片BU-65170的數據data_in、要寫入芯片BU-65170的地址add_in、用于寫所述芯片BU-65170的數據存儲器或控制寄存器的選擇信號memreg以及反饋信號wr_cmd;
所述寫BU-65170模塊的輸出信號包括:給芯片BU-65170的寫控制信號wr_65170、給芯片BU-65170的內部鎖存信號strbd、給芯片BU-65170的內部片選信號select、用于寫芯片BU-65170的數據存儲器或控制寄存器的選擇信號memreg、要寫入芯片BU-65170的內部存儲器地址add_out、輸出到芯片BU-65170的數據總線的數據data_out、用于表示工作的狀態完成與否的信號wr_done、用于表示寫計數器clk_cnt的計數使能wr_en。
3.根據權利要求2所述的用于芯片BU-65170的讀寫控制裝置,其特征在于,所述寫BU-65170模塊所生成的適用于芯片BU-65170的寫時序包括:當clk時鐘的頻率為12M赫茲,每個時鐘周期為83ns時,在第1個clk時鐘的下降沿處,wr/rd和select翻轉為有效狀態,且地址信號和數據信號的低8位有效;在第2個clk時鐘的下降沿處,strbd翻轉為有效狀態;在第4個clk時鐘的下降沿處,strbd翻轉為無效狀態;在第5個clk時鐘的下降沿處,地址信號和數據信號的高8位有效;在第7個clk時鐘的下降沿處,strbd翻轉為有效狀態;在第9個clk時鐘的下降沿處,strbd翻轉為無效狀態;在第10個clk時鐘的下降沿處,wr/rd和select翻轉為無效狀態,地址和數據信號也變為無效;在計數第40個時鐘時,wr_en恢復為用于表示初始態和空閑態的值,第41個時鐘時,wr_done置為用于表示初始態和空閑態的值,第42個時鐘計數完畢。
4.根據權利要求1所述的用于芯片BU-65170的讀寫控制裝置,其特征在于,所述讀BU-65170模塊的輸入信號包括:所要讀取數據的芯片BU-65170的內部存儲器的地址add_in、從芯片BU-65170的數據總線轉換進來的輸入數據data_in、由輸出信號rd_done和rd_en相與形成的反饋信號rd_cmd、用于表示開始讀芯片BU-65170操作的信號rd_start、用于讀取芯片BU-65170的數據存儲器或控制寄存器的選擇信號memreg、系統復位信號rst以及系統時鐘信號clk;
所述讀BU-65170模塊的輸出信號包括:給芯片BU-65170的內部鎖存信號strbd、給芯片BU-65170的內部片選信號select、用于讀取芯片BU-65170的數據存儲器或控制寄存器的選擇信號memreg、所要讀取的芯片BU-65170的內部存儲器的地址add_out、從芯片BU-65170的內部存儲器中所讀取出的數據data_out、表示工作的狀態完成與否的信號rd_done、表示寫計數器clk_cnt的計數使能的信號rd_en。
5.根據權利要求4所述的用于芯片BU-65170的讀寫控制裝置,其特征在于,所述讀BU-65170模塊生成的適用于芯片BU-65170的讀時序包括:當所述clk時鐘的頻率為12M赫茲,每個時鐘周期為83ns時,wr/rd保持為1;在第1個clk時鐘的下降沿處,select翻轉為有效狀態,地址高8位有效;在第2個clk時鐘的下降沿處,strbd翻轉為有效狀態;在第4個clk時鐘的下降沿處,strbd翻轉為無效狀態;在第5個clk時鐘的下降沿處,地址變成無效狀態;在第14個clk時鐘的下降沿處,地址低8位有效;在第18個clk時鐘的下降沿處,地址高8位有效;在第22個clk時鐘的下降沿處,地址變為無效狀態;在第15個clk時鐘的下降沿處,strbd翻轉為有效狀態;在第17個clk時鐘的下降沿處,strbd翻轉為無效狀態;在第19個clk時鐘的下降沿處,strbd翻轉為有效狀態;在第21個clk時鐘的下降沿處,strbd翻轉為無效狀態;在第22個clk時鐘的下降沿處,select翻轉為無效狀態;在計數第53個時鐘時rd_en恢復為用于表示初始態和空閑態的值,第54個時鐘時rd_done置為用于表示寫時序完成的值,第55個時鐘計數完畢。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院空間科學與應用研究中心,未經中國科學院空間科學與應用研究中心許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210085527.X/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:信息交互方法和電子設備
- 下一篇:數據存儲方法、裝置和系統





