[發明專利]電源時序控制電路以及集成電路有效
| 申請號: | 201210081932.4 | 申請日: | 2012-03-26 |
| 公開(公告)號: | CN103365222B | 公開(公告)日: | 2017-04-12 |
| 發明(設計)人: | 易旭東;譚建;吳元鋒 | 申請(專利權)人: | 中興通訊股份有限公司 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 北京康信知識產權代理有限責任公司11240 | 代理人: | 余剛,梁麗超 |
| 地址: | 518057 廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電源 時序 控制電路 以及 集成電路 | ||
技術領域
本發明涉及通信領域,具體而言,涉及一種電源時序控制電路以及集成電路。
背景技術
隨著半導體技術的發展,大型交換芯片、中央處理器(Central?Processing?Unit,簡稱為CPU)芯片等復雜的集成電路或系統,都對電源的供電時序及監控提出了很高的要求。在一個由CPU、數字信號處理器(Digital?Signal?Processor,簡稱為DSP)、現場可編程門陣列(Field?Programmable?Gate?Array,簡稱為FPGA)和專用集成電路(Application?Specific?Integrated?Circuit,簡稱為ASIC)等構成的典型系統中,需要多種電源電壓,以便在優化性能的同時降低功耗。但是,用戶必須將這些電源電壓加到器件上,并按預定的順序上電和斷電,以防損壞器件。要實現上述電源管理,要用到許多比較器、電阻、電容、定時器和邏輯器件,而這樣在設計時就需花費大量的時間,并且占用電路板的空間,同時也增加電路成本。
一般通過設計時序電路來實現供電電壓的依次建立,但這樣會導致電壓反灌,即最先的供電電壓建立以后,會通過芯片的內部回路在之后建立的供電引腳上產生一個反灌電壓,這個電壓雖然能量不大,但是會對芯片的時序產生不好的影響,甚至使原先設計的時序電路無法發揮正常作用。
目前對反灌電壓的處理,一般采用加快時序和電阻放電的方法。其中,加快時序就是使先、后建立的兩個電壓之間的間隔時間盡量短,這樣就能最大限度地減少反灌電壓存在的時間,但是這種方法無法從根本上消除反灌電壓;電阻放電就是在可能出現反灌電壓的引腳預先放置電阻,通過電阻來消耗反灌電壓,這種方法雖然可以減小或者消除反灌電壓,但是由于電阻的存在,增加了電路的自身損耗,對電路的高效和節能都帶來負面影響。
發明內容
本發明提供了一種電源時序控制電路以及集成電路,以至少解決相關技術中,實現芯片電源時序控制的電路成本高,占用空間大的問題。
根據本發明的一個方面,提供了一種電源時序控制電路,包括:由在后時序電源的輸入端、PMOS管和在后時序電源的輸出端串聯組成的電源輸出回路,其中,在后時序電源的輸入端連接至PMOS管的源極,在后時序電源的輸出端連接至PMOS管的漏極;由在后時序電源的輸入端、第一電容、第一電阻、第一NPN三極管的集電極和第一NPN三極管的發射極串聯組成的電源時序控制回路,其中,第一NPN三極管的基極連接至在先時序電源的輸入端,PMOS管的柵極連接至第一電容和第一電阻之間。
優選地,在先時序電源的輸入端通過第二電容接地。
優選地,第一NPN三極管的基極連接至在先時序電源的輸入端包括:第一NPN三極管的基極通過第二電阻連接至在先時序電源的輸入端。
優選地,在后時序電源的輸出端通過第三電容接地。
優選地,上述電源時序控制電路還包括:第三電阻,連接在在后時序電源的輸入端和第一NPN三極管的集電極之間;NMOS管,源極接地,柵極連接至第一NPN三極管的集電極,漏極連接至在后時序電源的輸出端。
優選地,上述電源時序控制電路還包括:第三電阻,連接在在后時序電源的輸入端和第一NPN三極管的集電極之間;第二NPN三極管,基極連接至第一NPN三極管的集電極,發射極接地,集電極連接至在后時序電源的輸出端。
優選地,第二NPN三極管的集電極通過第四電阻連接至在后時序電源的輸出端。
根據本發明的一個方面,還提供了一種電源時序控制電路,包括:由在后時序電源的輸入端、第一NMOS管和在后時序電源的輸出端串聯組成的電源輸出回路,其中,在后時序電源的輸入端連接至第一NMOS管的漏極,在后時序電源的輸出端連接至第一NMOS管的源極;由在先時序電源的輸入端、第一電阻、第一電容串聯組成的電源時序控制回路,其中,第一NMOS管的柵極連接至第一電阻和第一電容之間。
優選地,上述電源時序控制電路還包括:第二NMOS管,源極接地,柵極連接至在后時序電源的輸入端,漏極連接至在后時序電源的輸出端。
優選地,上述電源時序控制電路還包括:NPN三極管,基極連接至在先時序電源的輸入端,集電極連接至在后時序電源的輸入端,發射極接地。
根據本發明的另一方面,提供了一種集成電路,包括上述任一種的電源時序控制電路。
本發明通過簡單的分立器件,利用MOS管的通斷,實現了電源的時序控制,電路形式簡單,成本低,并且消除了反灌電壓。
附圖說明
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中興通訊股份有限公司,未經中興通訊股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210081932.4/2.html,轉載請聲明來源鉆瓜專利網。





