[發明專利]一種帶有非線性溫度補償的多路輸出帶隙基準電路有效
| 申請號: | 201210061881.9 | 申請日: | 2012-03-09 |
| 公開(公告)號: | CN102591398A | 公開(公告)日: | 2012-07-18 |
| 發明(設計)人: | 王永壽;蕭經華;郎君;佘龍;胡建國;何琦;代建賓;王偉;朱傳森;劉鵬飛 | 申請(專利權)人: | 鉅泉光電科技(上海)股份有限公司 |
| 主分類號: | G05F1/567 | 分類號: | G05F1/567 |
| 代理公司: | 上海光華專利事務所 31219 | 代理人: | 李儀萍 |
| 地址: | 201203 上海市浦東新區*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 帶有 非線性 溫度 補償 輸出 基準 電路 | ||
1.一種帶有非線性溫度補償的多路輸出帶隙基準電路,其特征在于,所述多路輸出帶隙基準電路至少包括:
基準電路系統啟動單元,用以在上電后發出脈沖信號;
負溫度系數電流產生單元,用以接收到脈沖信號后產生線性負溫度系數IPTAT電流并進行鏡像傳輸;
正溫度系數電流產生單元,用以接收到脈沖信號后產生線性正溫度系數PTAT電流并進行鏡像傳輸;
溫度檢測單元,連接所述負溫度系數電流產生單元以及正溫度系數電流產生單元,用以對所述正溫度系數電流產生單元中三極管基極與發射極之間的電壓進行溫度檢測,將檢測信號轉化為非線性溫度系數電流,并傳輸至該負溫度系數電流產生單元;
基準電壓產生單元,連接所述溫度檢測單元,用以產生零溫度系數基準電壓并提供給所述溫度檢測單元;
基準電流輸出單元,連接所述負溫度系數電流產生單元、正溫度系數電流產生單元、以及溫度檢測單元,將非線性溫度系數電流、該線性負溫度系數IPTAT電流、與線性正溫度系數PTAT電流進行疊加后輸出零溫度系數基準電流。
2.根據權利要求1所述的帶有非線性溫度補償的多路輸出帶隙基準電路,其特征在于:所述負溫度系數電流產生單元由PMOS管PM3,NMOS管NM1,電阻R3,R4以及運算放大器OP2組成,其中,所述PMOS管PM3的源極連接VDD電源,所述PMOS管PM3的柵極與漏極共同連接所述NMOS管NM1的漏極,所述NMOS管NM1的源極連接電阻R3的第一端以及所述運算放大器OP2的正相輸入端,所述運算放大器OP2的反相輸入端連接所述基準電路系統啟動單元,所述運算放大器OP2的輸出端連接所述NMOS管NM1的柵極,所述電阻R3的第二端連接所述電阻R4的第一端,所述電阻R4的第二端接地。
3.根據權利要求2所述的帶有非線性溫度補償的多路輸出帶隙基準電路,其特征在于:所述正溫度系數電流產生單元由三極管Q1、Q0,電阻R0,PMOS管PM1、PM2以及運算放大器OP1組成,其中,所述PMOS管PM1及PM2的源極連接VDD電源,所述PMOS管PM1及PM2的漏極分別連接所述運算放大器OP1的反相輸入端與正相輸入端,所述PMOS管PM1及PM2的柵極連接所述運算放大器OP1的輸出端,所述三極管Q1的發射極連接所述基準電路系統啟動單元、PMOS管PM1的漏極、運算放大器OP1及OP2的反相輸入端,所述三極管Q2的發射極連接所述電阻R0的第一端,所述電阻R0的第二端連接所述PMOS管PM2的漏極以及所述運算放大器OP1的正相輸入端,所述三極管Q1與Q2的集電極、基極共同接地。
4.根據權利要求3所述的帶有非線性溫度補償的多路輸出帶隙基準電路,其特征在于:所述溫度檢測單元由PMOS管PM6、PM7、PMA、PMB以及NMOS管NMA、NMB、NM2組成,其中,所述PMOS管PM6及PM7的源極連接VDD電源,所述PMOS管PM6及PM7的漏極連接所述PMOS管PMA及PMB的源極,所述PMOS管PM6的柵極連接所述PMOS管PM1、PM2的柵極,所述PMOS管PM7的柵極連接所述PMOS管PM3的柵極,所述PMOS管PMA的柵極連接所述運算放大器OP1及OP2的反相輸入端,所述PMOS管PMA的漏極連接所述NMOS管NMA的漏極以及NMA、NM2的柵極,所述PMOS管PMB的柵極連接所述基準電壓產生單元,所述PMOS管PMB的漏極連接所述NMOS管NMB的漏極與柵極,所述NMOS管NMA、NMB、NM2的源極接地,所述NMOS管NM2的漏極連接所述電阻R3的第二端與電阻R4的第一端。
5.根據權利要求4所述的帶有非線性溫度補償的多路輸出帶隙基準電路,其特征在于:所述基準電壓產生單元由PMOS管PM4、PM5以及電阻R1,R2組成,其中,所述PMOS管PM4、PM5的源極連接VDD電源,所述PMOS管PM4的柵極連接所述PMOS管PM6、PM1、PM2的柵極,所述PMOS管PM5的柵極連接所述PMOS管PM3的柵極,所述PMOS管PM4、PM5的漏極連接一基準電壓輸出端以及所述電阻R1的第一端,所述電阻R1的第二端連接所述電阻R2的第一端以及所述PMOS管PMB的柵極,所述電阻R2的第二端接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鉅泉光電科技(上海)股份有限公司,未經鉅泉光電科技(上海)股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210061881.9/1.html,轉載請聲明來源鉆瓜專利網。





