[發(fā)明專利]一種降低快閃存儲器閾值電壓分布范圍的方法無效
| 申請?zhí)枺?/td> | 201210006029.1 | 申請日: | 2012-01-10 |
| 公開(公告)號: | CN102568596A | 公開(公告)日: | 2012-07-11 |
| 發(fā)明(設(shè)計)人: | 伍冬;潘立陽 | 申請(專利權(quán))人: | 清華大學(xué) |
| 主分類號: | G11C16/34 | 分類號: | G11C16/34 |
| 代理公司: | 北京眾合誠成知識產(chǎn)權(quán)代理有限公司 11246 | 代理人: | 朱琨 |
| 地址: | 100084 北京*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 降低 閃存 閾值 電壓 分布 范圍 方法 | ||
1.一種降低快閃存儲器閾值電壓分布范圍的方法,其特征在于,它包括以下步驟:
1)首先對快閃存儲器的所有存儲單元施加擦除脈沖,以降低快閃存儲器的所有存儲單元的閾值電壓;
2)然后通過擦除驗證操作來判斷快閃存儲器所有存儲單元的閾值電壓是否低于第一預(yù)設(shè)值Vr1,如果不是,需要再次對存儲單元施加擦除脈沖,如果是,則說明所有存儲單元的閾值電壓已經(jīng)低于第一預(yù)設(shè)值Vr1;
3)對存儲單元施加軟編程操作以提高存儲單元的閾值電壓,該軟編程操作控制加到存儲單元柵極的電壓Vw大小滿足如下條件:Vw-Vr1=Vstep,從而使得存儲單元的閾值電壓經(jīng)過特定時間的編程操作后逐漸收斂到第二預(yù)設(shè)值Vr2,其中Vr1-Vr2=Vd,而Vd就是擦除操作后存儲單元閾值電壓的分布范圍,通過調(diào)整控制Vstep的大小來控制Vd的大小,Vd隨著Vstep的增加而減小。
2.根據(jù)權(quán)利要求1所述的一種降低快閃存儲器閾值電壓分布范圍的方法,其特征在于,所述特定時間的范圍為:100微秒到500微秒。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于清華大學(xué),未經(jīng)清華大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210006029.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





