[實用新型]一種D觸發(fā)器有效
| 申請?zhí)枺?/td> | 201120179655.1 | 申請日: | 2011-05-31 |
| 公開(公告)號: | CN202076992U | 公開(公告)日: | 2011-12-14 |
| 發(fā)明(設(shè)計)人: | 劉輝;傅璟軍;胡文閣 | 申請(專利權(quán))人: | 比亞迪股份有限公司 |
| 主分類號: | H03K3/012 | 分類號: | H03K3/012 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518118 廣東省*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 觸發(fā)器 | ||
技術(shù)領(lǐng)域
本實用新型涉及集成電路領(lǐng)域,具體涉及一種D觸發(fā)器。
背景技術(shù)
現(xiàn)有高速d觸發(fā)器常采用圖1所示的電路結(jié)構(gòu);該電路的工作原理是:當CK為‘1’時,D信號被采樣反相保存到M3管的漏極節(jié)點的寄生電容上;M4的漏極電壓這時為‘0’;M8管的源極電壓為’1’。當CK變?yōu)椤?’后,D信號就通過反相保存到M3管的漏極節(jié)點的寄生電容上的電壓傳遞到M4的漏極電壓上,這時M4的漏極電壓的高低反應(yīng)了輸入信號D的高低;?M4的漏極電壓將D信號反相傳遞到M7的漏極,M7的漏極電壓和輸入D信號是反相的;?M7的漏極電壓經(jīng)M11和M10組成的反相器反相傳遞到輸出端Q,?輸出端Q電壓反應(yīng)了輸入信號D的高低;?輸出端Q電壓經(jīng)M12和M13組成的反相器反相傳遞到輸出端NQ,?輸出端NQ電壓和輸入信號D是反相的。這樣便完成了D觸發(fā)器的采樣輸出功能,該D觸發(fā)器是時鐘下降沿觸發(fā)的觸發(fā)器。這種觸發(fā)器的電路結(jié)構(gòu)復(fù)雜,并且從輸入D信號到D觸發(fā)器的反向輸出端NQ的路徑需要經(jīng)過五級,使得信號延遲較長。
實用新型內(nèi)容
本實用新型為解決現(xiàn)有技術(shù)D觸發(fā)器結(jié)構(gòu)復(fù)雜并且信號延遲較長的問題,從而提供了一種電路結(jié)構(gòu)簡單、信號延遲較短的D觸發(fā)器。
為解決上述技術(shù)問題,本實用新型提供如下技術(shù)方案:
一種D觸發(fā)器,包括:第一反相器、帶有控制端的第二反相器,帶有控制端的第三反相器、第四反相器以及第五反相器;帶有控制端的第二反相器的輸出端連接帶有控制端的第三反相器的輸入端,帶有控制端的第三反相器的輸出端連接第四反相器的輸入端,第四反相器的輸出端連接第五反相器的輸入端,所述第四反相器的輸出為D觸發(fā)器的反相輸出端,第五反相器的輸出端為D觸發(fā)器的同相輸出端;D觸發(fā)器的時鐘信號連接第一反相器的輸入端,所述時鐘信號在第一電平時,時鐘信號控制帶有控制端的第二反相器將輸入信號鎖存至帶有控制端的第二反相器中,所述時鐘信號在第二電平時,時鐘信號控制帶有控制端的第三反相器將輸入信號鎖存至帶有控制端的第三反相器中。
進一步地,帶有控制端的第二反相器包括依次串聯(lián)的第一開關(guān)、第一NMOS管、第一PMOS管和第二開關(guān),第一NMOS管和第一PMOS管組成第二反相器,第二反相器的輸入端為帶有控制端的第二反相器的輸入端,第二反相器的輸出端為帶有控制端的第二反相器的輸出端,所述時鐘信號控制第一開關(guān)和第二開關(guān)同時導(dǎo)通和關(guān)斷。
優(yōu)選地,所述第一開關(guān)為NMOS管。
優(yōu)選地,所述第二開關(guān)為PMOS管。
進一步地,帶有控制端的第三反相器包括依次串聯(lián)的第三開關(guān)、第二NMOS管、第二PMOS管和第四開關(guān),第二NMOS管和第二PMOS管組成第三反相器,第三反相器的輸入端為帶有控制端的第三反相器的輸入端,第三反相器的輸出端為帶有控制端的第三反相器的輸出端,所述時鐘信號控制第三開關(guān)和第四開關(guān)同時導(dǎo)通和關(guān)斷。
優(yōu)選地,所述第三開關(guān)為NMOS管。
優(yōu)選地,所述第四開關(guān)為PMOS管。
與現(xiàn)有技術(shù)相比,本實用新型具有如下有益效果:本實用新型提供的一種D觸發(fā)器,根據(jù)時鐘信號所在的不同電平,分別將輸入信號鎖存在帶有控制端的第二反相器和帶有控制端的第三反相器中,然后經(jīng)過第四反相器和第五反相器輸出,這種電路結(jié)構(gòu)簡單,從輸入信號到D觸發(fā)器的反向輸出端只經(jīng)過了三級路徑,信號的延遲減小。
附圖說明
圖1是現(xiàn)有技術(shù)D觸發(fā)器電路原理圖。
圖2是本實用新型第一實施例D觸發(fā)器電路原理圖。
圖3是本實用新型第二實施例D觸發(fā)器電路原理圖。
圖4是本實用新型實施例D觸發(fā)器符號示意圖。
圖5是本實用新型實施例應(yīng)用D觸發(fā)器形成的二分頻器示意圖。
圖6是本實用新型實施例應(yīng)用D觸發(fā)器形成的三分頻器示意圖。
圖7是本實用新型實施例應(yīng)用D觸發(fā)器形成的可選擇四分頻器或五分頻器示意圖。
圖8是圖7中簡化了的四分頻器示意圖。
圖9是圖7中簡化了的五分頻器示意圖。
具體實施方式
為了使本實用新型所解決的技術(shù)問題、技術(shù)方案及有益效果更加清楚明白,以下結(jié)合附圖及實施例,對本實用新型進行進一步詳細說明。應(yīng)當理解,此處所描述的具體實施例僅僅用以解釋本實用新型,并不用于限定本實用新型。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于比亞迪股份有限公司,未經(jīng)比亞迪股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201120179655.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





