[發(fā)明專利]USB2.0高速模式的串行時鐘恢復(fù)電路在審
| 申請?zhí)枺?/td> | 201110444863.4 | 申請日: | 2011-12-27 |
| 公開(公告)號: | CN102857220A | 公開(公告)日: | 2013-01-02 |
| 發(fā)明(設(shè)計)人: | 陳峰;邰連梁;曾紅軍;李廣仁 | 申請(專利權(quán))人: | 龍迅半導(dǎo)體科技(合肥)有限公司 |
| 主分類號: | H03L7/091 | 分類號: | H03L7/091 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 王學強 |
| 地址: | 230601 安徽省合肥市*** | 國省代碼: | 安徽;34 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | usb2 高速 模式 串行 時鐘 恢復(fù) 電路 | ||
1.一個采樣電路及邊沿檢測(sampler?and?edge?detector)的架構(gòu),包括用8路觸發(fā)器和8路時鐘采樣數(shù)據(jù),采樣的結(jié)果異或后再換用間隔7個phase(不限幾個,足夠即可)的時鐘去抓取數(shù)據(jù)。
2.一個多數(shù)投票判決電路的實現(xiàn)結(jié)構(gòu),包括所使用的計數(shù)器結(jié)構(gòu),復(fù)位電路結(jié)構(gòu)。
3.一個解決數(shù)據(jù)邊沿跨騎多個時鐘問題的電路結(jié)構(gòu)。
4.第一條描述的電路,在不同工藝上的應(yīng)用,包括0.35um、0.13um。
5.第二條描述的電路,在不同工藝上的應(yīng)用,包括0.35um、0.13um。
6.第三條描述的電路,在不同工藝上的應(yīng)用,包括0.35um、0.13um。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于龍迅半導(dǎo)體科技(合肥)有限公司,未經(jīng)龍迅半導(dǎo)體科技(合肥)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110444863.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





