[發明專利]一種測試單包正則匹配邏輯的系統和方法有效
| 申請號: | 201110415255.0 | 申請日: | 2011-12-13 |
| 公開(公告)號: | CN102495778A | 公開(公告)日: | 2012-06-13 |
| 發明(設計)人: | 紀奎;白宗元;李鋒偉;張磊;邵宗有 | 申請(專利權)人: | 曙光信息產業(北京)有限公司 |
| 主分類號: | G06F11/25 | 分類號: | G06F11/25 |
| 代理公司: | 北京安博達知識產權代理有限公司 11271 | 代理人: | 徐國文 |
| 地址: | 100084 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 測試 正則 匹配 邏輯 系統 方法 | ||
1.一種測試單包正則匹配邏輯的系統,包括激勵產生器、被測邏輯、參考模型、響應分析器,其特征在于,激勵產生器對被測邏輯、參考模型產生相同的帶約束的隨機報文,響應分析器接收并比較被測邏輯和所述參考模型輸出。
2.根據權利要求1所述的系統,其特征在于,被測邏輯、參考模型實現單包正則匹配的方式一樣。
3.根據權利要求1-2所述的系統,其特征在于,該系統包括規則存儲器件仿真模型,用于向被測邏輯、參考模型輸入同樣的規則。
4.根據權利要求1-3所述的系統,其特征在于,該系統包括模擬PCIe總線特性的PCIe仿真模型。
5.根據權利要求1-4所述的系統,其特征在于,所述系統是腳本語言生成的響應分析器。
6.根據權利要求1-5所述的系統,其特征在于,腳本語言是TCL語言。
7.根據權利要求1-6所述的系統,其特征在于,腳本語言verilog語言。
8.一種測試單包正則匹配邏輯的方法,其特征在于,PCIe仿真模型模擬PCIe總線特性,接收主機命令包括寫命令和讀命令。
9.根據權利要求8所述的方法,其特征在于,所述寫命令可配置被測邏輯和參考模型中的使能和控制信號以及DFA規則;所述讀命令用于讀去邏輯內部狀態。
10.根據權利要求8-9所述的方法,其特征在于,激勵產生器產生帶約束的隨機報文,以一定時鐘頻率發送到所述被測邏輯輸入接口上,報文負載可根據正則式產生,那么這個報文一定能夠匹配該條規則。
11.根據權利要求8-10所述的方法,其特征在于,所述參考模型用軟件實現單包正則匹配功能,實現方式與所述被測邏輯一樣。
12.根據權利要求8-11所述的方法,其特征在于,響應分析器具有自動比較功能,接收被測邏輯和所述參考模型輸出,通過解析后進行比較,判定是否正確通過測試,如果不正確找出問題重新進行測試。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于曙光信息產業(北京)有限公司,未經曙光信息產業(北京)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110415255.0/1.html,轉載請聲明來源鉆瓜專利網。





