[發(fā)明專利]降低CMOS圖像傳感器模組高度的方法及CMOS圖像傳感器模組無效
| 申請?zhí)枺?/td> | 201110385283.2 | 申請日: | 2011-11-28 |
| 公開(公告)號: | CN102572320A | 公開(公告)日: | 2012-07-11 |
| 發(fā)明(設計)人: | 趙文霖;陳杰;劉志碧;唐冕 | 申請(專利權)人: | 北京思比科微電子技術股份有限公司 |
| 主分類號: | H04N5/374 | 分類號: | H04N5/374 |
| 代理公司: | 北京凱特來知識產權代理有限公司 11260 | 代理人: | 鄭立明;趙鎮(zhèn)勇 |
| 地址: | 100085 北京市海*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 降低 cmos 圖像傳感器 模組 高度 方法 | ||
技術領域
本發(fā)明涉及一種降低CMOS圖像傳感器模組高度的方法及CMOS圖像傳感器模組,屬于圖像處理技術領域。
背景技術
隨著CMOS圖像傳感器產品技術發(fā)展的日新月異,高分辨率的CMOS圖像傳感器逐漸開始占領市場,顯示更高像素圖像,更清晰畫面變得輕而易舉。但隨之而來的問題是CMOS圖像傳感器的像素量級不斷提高,芯片上單位像素的尺寸也逐步接近光學極限,降低CMOS圖像傳感器芯片的體積,特別是芯片高度越來越困難。而目前CMOS圖像傳感器市場最為熱點的產品——具有攝像功能的便攜式設備對圖像傳感器芯片模組的體積越來越敏感,特別是3G應用手機、雙攝像頭手機、可視電話等等,正向著高分辨率、超薄機身的方向發(fā)展。
如圖1所示,是現有技術的CMOS圖像傳感器的結構示意圖,芯片中占據面積比例最大的是感光陣列,而根據近期的研究發(fā)現表明,CMOS圖像傳感器模組的高度與感光陣列的面積成正比。因此目前各類產品紛紛追求越來越高的CMOS圖像傳感器像素分辨率,將必然導致感光陣列面積的增大,同時增大芯片模組高度和體積,對芯片的成本和應用范圍都產生巨大的影響。
發(fā)明內容
本發(fā)明提供了一種降低CMOS圖像傳感器模組高度的方法及CMOS圖像傳感器模組,用于解決現有的圖像傳感器中陰感光陣列的面積增大而導致的芯片模組高度和體積也隨之增大的問題。
本發(fā)明的目的是通過以下技術方案實現的:
降低CMOS圖像傳感器模組高度的方法,包括:
將感光陣列劃分為兩個或者兩個以上,將全部感光陣列的分辨率之和作為所述CMOS圖像傳感器模組的分辨率,并為每個劃分的感光陣列設定獨立的光學成像系統(tǒng);
將每個感光陣列捕獲的模擬信號進行處理,獲得圖像信號;
將感光陣列的圖像信號進行圖像處理,并將處理完成的感光陣列的圖像拼接成一幅完整的圖像。
一種CMOS圖像傳感器模組,包括:
劃分為兩個或者兩個以上的感光陣列,并且每個劃分的感光陣列設有獨立的光學成像系統(tǒng);
模擬電路,用于接收感光陣列捕獲的模擬信號進行處理,獲得圖像信號并發(fā)送;
數字電路,包括圖像處理模塊和圖像拼接模塊,所述圖像處理模塊用于接收模擬電路發(fā)送的感光陣列的圖像信號,并進行圖像處理,所述圖像拼接模塊用于將處理完成的感光陣列的圖像拼接成一幅完整的圖像。
由上述本發(fā)明提供的技術方案可以看出,本發(fā)明的小體積高分辨率CMOS圖像傳感器模組,通過將芯片中的大面積高分辨率感光陣列進行切分,使之成為多個面積和分辨率相同的小分辨率感光陣列,各個感光陣列采用獨立的光學系統(tǒng)成像,由于圖像傳感器模組高度與感光陣列面積成正比,當高分辨率感光陣列被切分后,每一個小的感光陣列的面積均縮小,高度也隨之縮小,因此,通過這種方式,在不改變CMOS圖像傳感器模組的分辨的情況下,將模組高度減小。
附圖說明
為了更清楚地說明本發(fā)明實施例的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領域的普通技術人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據這些附圖獲得其它附圖。
圖1為現有技術中的的現有高分辨率CMOS圖像傳感器模組結構圖;
圖2為本發(fā)明具體實施方式提供的降低CMOS圖像傳感器模組高度的方法的流程示意圖;
圖3為本發(fā)明具體實施例一提供的CMOS圖像傳感器模組結構示意圖;
圖4為本發(fā)明具體實施例二提供的CMOS圖像傳感器模組結構示意圖;
圖5為本發(fā)明具體實施例三提供的CMOS圖像傳感器模組結構示意圖。
具體實施方式
下面結合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例。基于本發(fā)明的實施例,本領域普通技術人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明的保護范圍。
本具體實施方式提供了一種降低CMOS圖像傳感器模組高度的方法,如圖2所示,具體可以包括:
步驟21,將感光陣列劃分為兩個或者兩個以上,將全部感光陣列的分辨率之和作為所述CMOS圖像傳感器模組的分辨率,并為每個劃分的感光陣列設定獨立的光學成像系統(tǒng)。
步驟22,將每個感光陣列捕獲的模擬信號進行處理,獲得圖像信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京思比科微電子技術股份有限公司,未經北京思比科微電子技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110385283.2/2.html,轉載請聲明來源鉆瓜專利網。





