[發明專利]基于PXI總線的射頻實時測量矢量分析插卡式結構模塊有效
| 申請號: | 201110341305.5 | 申請日: | 2011-11-02 |
| 公開(公告)號: | CN102412914A | 公開(公告)日: | 2012-04-11 |
| 發明(設計)人: | 吳成海;張兵志;秦開宇;范喜全;閻嘯;吳紹煒;羅志才;曹維;王茜;岳發義;周亮;劉建國;金燕華;孫德福;王繼迎;王戰軍 | 申請(專利權)人: | 中國人民解放軍63963部隊;成都奧特為電子科技公司 |
| 主分類號: | H04B17/00 | 分類號: | H04B17/00;G01R23/16 |
| 代理公司: | 武漢金堂專利事務所 42212 | 代理人: | 胡清堂 |
| 地址: | 100072 北*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 pxi 總線 射頻 實時 測量 矢量 分析 卡式 結構 模塊 | ||
1.基于PXI總線的射頻實時測量矢量分析插卡式結構模塊,包括有PXI接口和中頻信號處理電路(1),模數轉換電路(2),接收機電路(3),頻率合成器電路(4)連同外設的插卡E,相結合構成一個模塊化結構整體,其特征是;
????所述PXI接口和中頻信號處理電路(1)為PCI+FPGA和DDC+FPGA架構,設置有PCI接口芯片U1,DDC芯片U4,FPGA芯片U2,SDRAM芯片U3和時鐘芯片U6,且PCI接口芯片的地址、數據和控制端口直接經插卡E與PXI總線相連接;PCI接口芯片U1的HP端口與FPGA芯片U2的FP端口直接呈雙向連接;DDC芯片U4的第7、9腳依次分別與FPGA芯片U2的第11、12腳直接相連接;FPGA芯片U2的FD端口與SDRAM芯片U3相對應的端口直接呈雙向連接。
2.如權利要求1所述的基于PXI總線的射頻實時測量矢量分析插卡式結構模塊,其特征是:
所述模數轉換電路(2),設置有ADC芯片U5,且ADC芯片U5的第8、3腳依次分別與PXI接口和中頻信號處理電路(1)中DDC芯片U4的第5腳和時鐘芯片U6的第3腳直接相連接。
3.如權利要求1所述的基于PXI總線的射頻實時測量矢量分析插卡式結構模塊,其特征是:
所述接收機電路(3),為3級混頻+3級濾波架構,設置有Ⅲ、Ⅱ、Ⅰ3個混頻器,3個濾波器芯片U7、U8和U9和1個衰減器芯片U10,且衰減器芯片U10和濾波器U9、U8及U7依次與Ⅰ、Ⅱ、Ⅲ混頻器呈級聯式連接,而濾波器芯片U7的第11腳與模數轉換電路(2)中ADC芯片U5的第5腳直接相連接。
4.如權利要求1所述的基于PXI總線的射頻實時測量矢量分析插卡式結構模塊,其特征是:
????所述頻率合成器電路(4),為3級PLL鎖相環架構,設有3個PLL芯片U11、U12和U17,1個LPF芯片U13,1個PD芯片U14,1個YTO芯片U15和1個M/N芯片U16,且PLL芯片U17的第6腳同時分別與PLL芯片U11和U12各自的第10腳及PD芯片U14的第5腳直接相連接;而YTO芯片U15的第2腳及PLL芯片U12和U11各自的第12腳依次分別與接收機電路(3)中第Ⅰ、Ⅱ、Ⅲ混頻器的第8腳直接相連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國人民解放軍63963部隊;成都奧特為電子科技公司,未經中國人民解放軍63963部隊;成都奧特為電子科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110341305.5/1.html,轉載請聲明來源鉆瓜專利網。





