[發明專利]一種數據傳輸快速跳頻電臺有效
| 申請號: | 201110324875.3 | 申請日: | 2011-10-24 |
| 公開(公告)號: | CN102386946A | 公開(公告)日: | 2012-03-21 |
| 發明(設計)人: | 呂英明;李曜良;王小慶;呂咸亮;樂磊;熊俊;劉學 | 申請(專利權)人: | 北京正唐科技有限責任公司 |
| 主分類號: | H04B1/7136 | 分類號: | H04B1/7136 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 100012 北京市朝陽區安立路*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數據傳輸 快速 電臺 | ||
1.一種數據傳輸快速跳頻電臺,由下層板跳頻電臺基帶模塊和上層板兩塊跳頻電臺射頻模塊組成,二者通過插針式接插件連接,下層板的功能包括:電平轉換、芯片的寄存器配置、用戶數字信號的FSK調制和解調、數模轉換、模數轉換以及信號幅值變換,上層板進行模擬信號處理,通過模擬集成芯片實現,跳頻、解跳頻、信號功率放大、濾波以及收發切換,其特征在于:下層板跳頻電臺基帶模塊包括現場可編程門陣列FPGA電路模塊(3),上層板跳頻電臺射頻模塊包括直接數字頻率合成器模塊(8),模擬上變頻電路模塊(9)和模擬下變頻電路模塊(17),直接數字頻率合成器模塊(8)是構成跳頻電臺的核心部件,同時連接到模擬上變頻電路模塊(9)和模擬下變頻電路模塊(17),進行中頻信號跳頻和射頻信號解跳頻,其頻率分辨率最高可達0.12Hz。
2.根據權利要求1所述的數據傳輸快速跳頻電臺,其特征在于:該數據傳輸快速跳頻電臺還包括發射信號帶通濾波器模塊(10)和接收信號帶通濾波器模塊(15),這兩個濾波器模塊的帶寬可以根據發射信號帶寬不同而定制:
改變發射信號帶通濾波器模塊(10)和接收信號帶通濾波器模塊(15)的中心頻率和帶寬,帶寬根據實際需要分別設定為5MHz、10MHz和20MHz;
通過FPGA電路模塊(3)配置直接數字頻率合成器模塊(8)的變化頻率范圍。
3.根據權利要求1所述的數據傳輸快速跳頻電臺,其特征在于:射頻頻率在175MHz~230MHz范圍內,實現如下:
通過FPGA電路模塊(3)設置FSK調制信號中心頻率是50MHz,通過FPGA電路模塊(3)改變寫入直接數字頻率合成器模塊(8)的頻率字,輸出頻率在125MHz~180MHz范圍內跳變;
????改變發射信號帶通濾波器模塊(10)和接收信號帶通濾波器模塊(15)中心頻率和帶寬。
4.根據權利要求1所述的數據傳輸快速跳頻電臺,其特征在于:跳頻電臺的處理增益可變,實現如下:
通過FPGA電路模塊(3)修改FSK調制中兩個調制頻率的差值;
通過FPGA電路模塊(3)修改直接數字頻率合成器模塊(8)的頻率范圍;
改變發射信號帶通濾波器模塊(10)和接收信號帶通濾波器模塊(15)的帶寬。
5.根據權利要求書1所述的數據傳輸快速跳頻電臺,其特征在于:該跳頻電臺根據自定協議配置為定頻通信模式和快速跳頻通信模式:
跳頻電臺處于定頻發射狀態時,通過發射電臺的FPGA電路模塊(3)對直接數字頻率合成器模塊(8)的寄存器寫入配置數據和頻率值;
跳頻電臺處于定頻接收狀態時,通過接收電臺的FPGA電路模塊(3)對直接數字頻率合成器模塊(8)的寄存器寫入配置數據和頻率值,接收電臺和發射電臺寫入各自直接數字頻率合成器模塊(8)寄存器的配置數據和頻率值保持相同;
跳頻電臺處于快速跳頻發射狀態時,通過發射電臺的FPGA電路模塊(3)按照通信電臺事先約定好的頻率變化規律快速改變寫入直接數字頻率合成器模塊(8)的頻率值;
跳頻電臺處于快速跳頻接收狀態時,接收電臺的FPGA電路模塊(3)寫入直接數字頻率合成器模塊(8)的頻率值與發射電臺FPGA電路模塊(3)寫入直接數字頻率合成器模塊(8)的頻率值快速變化的時候保持相同。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京正唐科技有限責任公司,未經北京正唐科技有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110324875.3/1.html,轉載請聲明來源鉆瓜專利網。





