[發(fā)明專利]多主總線仲裁共享裝置以及仲裁方法無效
| 申請?zhí)枺?/td> | 201110297004.7 | 申請日: | 2011-09-30 |
| 公開(公告)號: | CN102419739A | 公開(公告)日: | 2012-04-18 |
| 發(fā)明(設計)人: | 張家憲;范志杰;孫作雷;羅文彬 | 申請(專利權(quán))人: | 上海聯(lián)能儀表有限公司 |
| 主分類號: | G06F13/368 | 分類號: | G06F13/368 |
| 代理公司: | 上海翼勝專利商標事務所(普通合伙) 31218 | 代理人: | 翟羽;孫佳胤 |
| 地址: | 200001 上海市*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 總線 仲裁 共享 裝置 以及 方法 | ||
1.一種多主總線仲裁共享裝置,包括第一處理器、第二處理器、CPLD、片選線讀寫線驅(qū)動裝置以及包括多位數(shù)據(jù)總線的母板,其特征在于:
所述處理器與所述CPLD相連,通過總線共享方式訪問總線;所述CPLD用于對所述處理器的請求總線事件進行仲裁,并將仲裁結(jié)果返回所述處理器;所述CPLD通過所述片選線讀寫線驅(qū)動裝置與所述母板相連,控制所述處理器對總線的訪問。
2.根據(jù)權(quán)利要求1所述的多主總線仲裁共享裝置,其特征在于:所述第一處理器為數(shù)字信號處理器或微處理器,所述第二處理器為數(shù)字信號處理器或微處理器。
3.一種采用權(quán)利要求1所述裝置進行多主總線仲裁的方法,其特征在于,包括如下步驟:
所述第一處理器和第二處理器向所述CPLD發(fā)送請求總線事件;
所述CPLD接收到所述第一處理器和第二處理器的請求總線事件后,通過總線共享方式對所述請求總線事件進行仲裁,并將仲裁結(jié)果返回所述第一處理器和第二處理器;
獲得優(yōu)先訪問權(quán)限的處理器在得到仲裁結(jié)果后,向所述CPLD發(fā)送訪問總線事件;所述CPLD接收到所述訪問總線事件后,通過片選線讀寫線驅(qū)動裝置向母板發(fā)送所述訪問總線事件;
所述母板得到所述訪問總線事件后,對總線進行相應的讀或?qū)懖僮鳎?/p>
所述獲得優(yōu)先訪問權(quán)限的處理器對總線的訪問結(jié)束后,所述母板通過所述CPLD將總線訪問結(jié)束事件返回給所述獲得優(yōu)先訪問權(quán)限的處理器;
所述獲得優(yōu)先訪問權(quán)限的處理器根據(jù)總線訪問結(jié)束事件所攜帶的信息進行相應的讀或?qū)懖僮鳎瓿蓪χ骶€的訪問。
4.根據(jù)權(quán)利要求3所述的多主總線仲裁的方法,其特征在于:所述CPLD的仲裁方式為:
在總線空閑時,先訪問所述CPLD的所述處理器將獲得總線訪問權(quán);
當總線被所述第一處理器占用時,由所述CPLD產(chǎn)生等待信號返回所述第二處理器,使所述第二處理器處于總線應答等待狀態(tài),直至所述第一處理器的讀寫周期完成;
所述第一處理器和第二處理器同時在總線空閑的時候訪問所述CPLD,則所述CPLD根據(jù)所述第一處理器和第二處理器的優(yōu)先權(quán)將總線的使用權(quán)發(fā)送給優(yōu)先權(quán)級別高的處理器。
5.根據(jù)權(quán)利要求3所述的多主總線仲裁的方法,其特征在于:所述母板得到所述訪問總線事件后,訪問總線,并判斷是何種操作;在讀操作時,將讀到的數(shù)據(jù)寫入到獲得優(yōu)先訪問權(quán)限的處理器的數(shù)據(jù)結(jié)構(gòu)里;在寫操作時,將獲得優(yōu)先訪問權(quán)限的處理器的數(shù)據(jù)結(jié)構(gòu)的數(shù)據(jù)寫入到該結(jié)構(gòu)指定的地址里。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海聯(lián)能儀表有限公司,未經(jīng)上海聯(lián)能儀表有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110297004.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





