[發明專利]一種水下多通道數據采集電路無效
| 申請號: | 201110265553.6 | 申請日: | 2011-09-08 |
| 公開(公告)號: | CN102360192A | 公開(公告)日: | 2012-02-22 |
| 發明(設計)人: | 秦華偉;楊微;楊厲昆;周紅偉;葉瑛;陳鷹 | 申請(專利權)人: | 杭州電子科技大學 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 杭州求是專利事務所有限公司 33200 | 代理人: | 杜軍 |
| 地址: | 310018 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 水下 通道 數據 采集 電路 | ||
1.一種水下多通道數據采集電路,包括微控制器電路、A/D前向通道電路、數據存儲電路、實時時鐘電路和RS232通訊電路,其特征在于:
微控制器電路包括MSP430F149芯片U17、第二晶振Y2、第五十一電容C51,第五十八電容C58、第十極性電容E10和第十一極性電容E11;第二晶振Y2一端接MSP430F149芯片U17的XIN腳,另一端接MSP430F149芯片U17的XOUT/TCLK腳,第五十一電容C51的一端接MSP430F149芯片U17的DVCC腳,另一端接數字地,第五十八電容C58的一端接MSP430F149芯片U17的AVCC腳,另一端接模擬地,第十極性電容E10的正極一端接MSP430F149芯片U17的AVCC腳,另一端接模擬地,第十一極性電容E11的正極一端接MSP430F149芯片U17的DVCC腳,另一端接數字地,MSP430F149芯片U17的DVSS、XT2IN接數字地,AVSS接模擬地,AVCC腳和DVCC腳均接電壓為+3.3V的電源,MSP430F149芯片U17的P6.1-P6.7腳為七路A/D數據轉換通道的接口;
A/D前向通道電路有8路通道,每路通道結構一致,包括第十四電阻R14,第二十一電阻R21,第二十二電阻R22,第二十九電阻R29,第三十三電阻R33,第八電容C8,第九電容C9,第十電容C10,第十一電容C11,第十七電容C17,第二十六電容C26,第三十電容C30,第三十五電容C35,第三運算放大器U3A和第四運算放大器U4A;第十四電阻R14的一端接化學傳感器,另一端接第三運算放大器U3A的同向輸入端,第二十一電阻R21的一端接第四運算放大器U4A的反相輸入端,另一端接第四運算放大器U4A的輸出端,第二十二電阻R22的一端接第三運算放大器U3A的輸出端,另一端接第四運算放大器U4A的反相輸入端,第二十九電阻R29的一端接參考電壓,另一端接第四運算放大器U4A的同相輸入端,第三十三電阻R33的一端接第四運算放大器U4A的輸出端,另一端接MSP430F149芯片U17的P6.6/A6腳,第八電容C8的一端接模擬地,另一端接第三運算放大器U3A的正向電源輸入端,第九電容C9的一端接模擬地,另一端接第三運算放大器U3A的負向電源輸入端,第十電容C10的一端接模擬地,另一端接第四運算放大器U4A的正向電源輸入端,第十一電容C11的一端接模擬地,另一端接第四運算放大器U4A的負向電源輸入端,第十七電容C17的一端接模擬地,另一端接MSP430F149芯片U17的P6.6/A6腳,第二十六電容C26的一端接模擬地,另一端接第三運算放大器U3A的同向輸入端,第三十電容C30的一端接第四運算放大器U4A的反相輸入端,另一端接第四運算放大器U4A的輸出端,第三十五電容C35的一端接模擬地,另一端接MSP430F149芯片U17的P6.6/A6腳,第三運算放大器U3A的反相輸入端與其輸出端相接,第三運算放大器U3A和第四運算放大器U4A的正相電源輸入端均接+3.3V電源,負向電源輸入端均接-3.3V電源;
數據存儲電路包括數據存儲芯片AT45DB321BU14和第五十電阻R50;第五十電阻R50的一端接+3.3V電源,另一端接數據存儲芯片AT45DB321BU14的RDY/BUSY腳,數據存儲芯片AT45DB321BU14的???????????????????????????????????????????????腳和VCC腳接+3.3V電源,GND腳接數字地,RESET腳接MSP430F149芯片U17的P4.7/TBCLK腳,RDY/BUSY腳接MSP430F149芯片U17的P1.5/TA0腳,CS腳接MSP430F149芯片U17的P5.0/STE1腳,SCK腳接MSP430F149芯片U17的P5.3/UCLK1腳,SI腳接MSP430F149芯片U17的P5.1/SIMO1腳,SO腳接MSP430F149芯片U17的P5.2/?SOMI1腳;
實時時鐘電路包括標準時鐘芯片PCF8563U10、第一晶振Y1、第四十五電容C45、第四十六電容C46、第六極性電容E6、第四十五電阻R45、第四十六電阻R46、第四十七電阻R47、第二二極管D2、第三二極管D3和第一電池BT1;第一晶振Y1的一端接標準時鐘芯片PCF8563U10的OSCO腳,另一端接標準時鐘芯片PCF8563U10的OSCI腳,第四十五電容C45的一端接標準時鐘芯片PCF8563U10的OSCI腳,另一端接數字地,第四十六電容C46的一端接標準時鐘芯片PCF8563U10的VSS腳,另一端接標準時鐘芯片PCF8563U10的VDD腳,第六極性電容E6的正極接標準時鐘芯片PCF8563U10的VDD腳,負極接地,第四十五電阻R45的一端接標準時鐘芯片PCF8563U10的INT腳,另一端接+3.3V電源,第四十六電阻R46的一端接標準時鐘芯片PCF8563U10的SCL腳,另一端接+3.3V電源,第四十七電阻R47的一端接標準時鐘芯片PCF8563U10的SDA腳,另一端接+3.3V電源,第二二極管D2的一端接+3.3V電源,另一端接標準時鐘芯片PCF8563U10的VDD腳,第三二極管D3的一端接標準時鐘芯片PCF8563U10的VDD腳,另一端接第一電池BT1的正極,第一電池BT1的負極接數字地,標準時鐘芯片PCF8563U10的INT腳接MSP430F149芯片U17的P2.5/Rosc腳,SCL腳接MSP430F149芯片U17的P2.7/TA0腳,SDA腳接MSP430F149芯片U17的P3.0/STE0腳;
RS232通訊電路包括RS232電平轉換芯片LTC1385U12、第五十四電容C54、第五十五電容C55、第五十九電容C59、第六十電容C60、第四十九電阻R49、第五十四電阻R54、第二發光二極管LED2、第一開關S1和第四接線端子J4;第五十四電容C54的一端接RS232電平轉換芯片LTC1385U12的C1+腳,另一端接RS232電平轉換芯片LTC1385U12的C1-腳,第五十五電容C55的一端接RS232電平轉換芯片LTC1385U12的C2+腳,另一端接RS232電平轉換芯片LTC1385U12的C2-腳,第五十九電容C59的一端接RS232電平轉換芯片LTC1385U12的V-腳,另一端接數字地,第六十電容C60的一端接RS232電平轉換芯片LTC1385U12的V+腳,另一端接數字地,第四十九電阻R49的一端接RS232電平轉換芯片LTC1385U12的ON/OFF腳,另一端接第二發光二極管LED2的正極,第五十四電阻R54的一端接RS232電平轉換芯片LTC1385U12的ON腳,另一端接數字地,第二發光二極管LED2的一端接第四十九電阻R49,另一端接數字地,第一開關S1的一端接+3.3V電源,另一端接RS232電平轉換芯片LTC1385U12的ON/OFF腳,第四接線端子J4的B3腳和A3腳接RS232電平轉換芯片LTC1385U12的TR2out腳,A2腳接RS232電平轉換芯片LTC1385U12的RX2in腳,B1腳和A1腳接數字地,電平轉換芯片LTC1385U12的D-DIS腳接MSP430F149芯片U17的P5.5/SMCLK腳,TR2in腳接MSP430F149芯片U17的P3.4/UTXD0腳,RX2out腳接MSP430F149芯片U17的P3.5/URXD0腳,GND腳接數字地,VCC腳接電壓為+3.3V的電源。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州電子科技大學,未經杭州電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110265553.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種三維模型漸進網格數據組織方法
- 下一篇:一種高精度深孔加工方法
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





