[發明專利]一種基于FPGA的龍芯主板自動復位的裝置有效
| 申請號: | 201110205087.2 | 申請日: | 2011-07-21 |
| 公開(公告)號: | CN102270028A | 公開(公告)日: | 2011-12-07 |
| 發明(設計)人: | 王暉;鄭臣明;邵宗有;劉新春;楊曉君;王英;柳勝杰;姚文浩;郝志彬;梁發清 | 申請(專利權)人: | 曙光信息產業股份有限公司 |
| 主分類號: | G06F1/24 | 分類號: | G06F1/24 |
| 代理公司: | 北京安博達知識產權代理有限公司 11271 | 代理人: | 徐國文 |
| 地址: | 300384 天津市西青區華*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 fpga 主板 自動 復位 裝置 | ||
1.一種基于FPGA的龍芯主板自動復位的裝置,其特征在于:在龍芯主板上添加了FPGA芯片與復位電路,所述FPGA芯片接收龍芯CPU的G?PIO管腳的信號,所述FPGA芯片發送信號給所述復位電路,所述復位電路發送復位信號給龍芯CPU、北橋芯片和南橋芯片。
2.如權利要求1所述的裝置,其特征在于:龍芯主板啟動時,在PMON檢查完HT總線是否連接上之后,加載賦值程序對GPIO管腳進行賦值。
3.如權利要求2所述的裝置,其特征在于:所述賦值程序在HT總線未連接上時,不對GPIO管腳進行操作;在HT總線連接上之后,對GPIO管腳賦值。
4.如權利要求1所述的裝置,其特征在于:所述FPGA在設定的時間之后開始檢測GPIO管腳值。
5.如權利要求4所述的裝置,其特征在于:所述GPIO管腳值若為0,則FPGA發出信號給復位電路;所述GPIO管腳值若不為0,則FPGA不發出信號。
6.如權利要求5所述的裝置,其特征在于:所述復位電路在接收到FPGA的信號后,發出復位信號給龍芯CPU,北橋芯片和南橋芯片,進行重啟動。
7.如權利要求1所述的裝置,其特征在于:所述GPIO管腳的初始值為0。
8.如權利要求4所述的裝置,其特征在于:所述設定的時間是通過程序在FPGA中設定。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于曙光信息產業股份有限公司,未經曙光信息產業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110205087.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:電極結構及其制造方法
- 下一篇:用于高功率CO2盤形激光鏡的粒子損傷保護





