[發(fā)明專利]SATA接口的初始化階段后調(diào)整傳輸速度的方法及裝置有效
| 申請?zhí)枺?/td> | 201110114906.2 | 申請日: | 2011-04-29 |
| 公開(公告)號: | CN102184155A | 公開(公告)日: | 2011-09-14 |
| 發(fā)明(設(shè)計(jì))人: | 許惠強(qiáng);謝登全;顏協(xié)寰 | 申請(專利權(quán))人: | 鈺創(chuàng)科技股份有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 北京律誠同業(yè)知識產(chǎn)權(quán)代理有限公司 11006 | 代理人: | 梁揮;祁建國 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | sata 接口 初始化 階段 調(diào)整 傳輸 速度 方法 裝置 | ||
技術(shù)領(lǐng)域
本發(fā)明是有關(guān)于一種調(diào)整傳輸速度的方法,特別是有關(guān)于一種在串行先進(jìn)技術(shù)附加裝置(Serial?Advanced?Technology?Attachment,SATA)接口的初始化階段(initialization)后調(diào)整傳輸速度的方法及裝置。
背景技術(shù)
請參考圖1。圖1為說明在現(xiàn)有技術(shù)中,一SATA連結(jié)裝置LD與一SATA配對連結(jié)裝置LP于SATA接口的初始化階段時設(shè)定傳輸速度的示意圖。在圖1中,SATA連結(jié)裝置LD為主控端(Host),而SATA配對連結(jié)裝置LP為裝置端(Device)。COMRESET、COMINIT、以及COMWEAK皆為SATA接口所定義的帶外信號(0ut?of?Band,OOB)。一般而言,SATA接口的傳輸速度可為150MHz、75MHz或37.5MHz。然而,當(dāng)SATA裝置在傳送帶外信號時,會以較低的37.5MHz為傳輸速度來傳輸。ALIGN為SATA接口所定義的對齊基層指令(primitivecommand)。在SATA接口的初始化階段時,首先,SATA連結(jié)裝置LD傳送帶外信號COMRESET以表示要重置SATA接口,SATA配對連結(jié)裝置LP回復(fù)帶外信號COMINIT以確認(rèn)要重置SATA界面。SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP互相傳送帶外信號COMWEAK。接著,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP開始執(zhí)行一對齊(alignment)程序。舉例而言,在對齊程序中,SATA連結(jié)裝置LD會以其支持的最高傳輸速度傳送多個對齊基層指令A(yù)LIGN,而SATA配對連結(jié)裝置LP也會以其支持的最高傳輸速度傳送多個對齊基層指令A(yù)LIGN。設(shè)此時SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP以相同的傳輸速度(舉例而言,150MHz)運(yùn)行,則SATA連結(jié)裝置LD可接受到M個對齊基層指令A(yù)LIGN,且SATA配對連結(jié)裝置LP可接受到N個對齊基層指令A(yù)LIGN。當(dāng)M與N皆大于等于一臨界數(shù)目NUMTH時,也就是說,當(dāng)SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP皆成功地接受到NUMTH個以上的對齊基層指令A(yù)LIGN時,表示對齊程序完成。如此,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP進(jìn)入待機(jī)模式(IDLE?mode),且SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP可以對齊程序中的傳輸速度(如150MHz)互相傳送數(shù)據(jù)。
更進(jìn)一步地說,若SATA連結(jié)裝置LD可支持的傳輸速度為150MHz、75MHz與37.5MHz,SATA配對連結(jié)裝置LP可支持的傳輸速度為75MHz與37.5MHz,則于對齊程序中,SATA連結(jié)裝置LD會以其最高傳輸速度150MHz來傳送對齊基層指令A(yù)LIGN,且SATA配對連結(jié)裝置LP會以其最高傳輸速度75MHz來傳送對齊基層指令A(yù)LIGN。此時,由于SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP運(yùn)行在不同的傳輸速度,因此SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP無法接受到對方所傳送的對齊基層指令A(yù)LIGN。也就是說,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP無法完成對齊程序。如此,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP皆會降低傳輸速度,并再次執(zhí)行對齊程序。此時,SATA連結(jié)裝置LD會先將傳輸速度降低為75MHz,而SATA配對連結(jié)裝置LP將傳輸速度降低為37.5MHz。由于SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP仍運(yùn)行于不同的傳輸速度,因此SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP無法完成對齊程序。此時,SATA連結(jié)裝置LD會將傳輸速度降低為37.5MHz。SATA配對連結(jié)裝置LP已經(jīng)運(yùn)行于最低的傳輸速度,因此SATA配對連結(jié)裝置LP仍傳輸速度為37.5MHz。如此一來,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP運(yùn)行于相同的傳輸速度(37.5MHz),因此,SATA連結(jié)裝置LD與SATA配對連結(jié)裝置LP可完成對齊程序,并進(jìn)入待機(jī)模式。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鈺創(chuàng)科技股份有限公司,未經(jīng)鈺創(chuàng)科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110114906.2/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





