[發(fā)明專利]SOI時鐘雙邊沿靜態(tài)D觸發(fā)器無效
| 申請?zhí)枺?/td> | 201110050897.5 | 申請日: | 2011-03-03 |
| 公開(公告)號: | CN102082561A | 公開(公告)日: | 2011-06-01 |
| 發(fā)明(設計)人: | 賈嵩;宛星;杜剛;王源;張鋼剛 | 申請(專利權)人: | 北京大學 |
| 主分類號: | H03K3/012 | 分類號: | H03K3/012 |
| 代理公司: | 北京路浩知識產權代理有限公司 11002 | 代理人: | 王瑩 |
| 地址: | 100871*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | soi 時鐘 雙邊 靜態(tài) 觸發(fā)器 | ||
1.一種SOI時鐘雙邊沿靜態(tài)D觸發(fā)器,其特征在于,包括:上通道和下通道兩條數據通道,所述上通道包括N型MOS管TN1、TN2,反相器INV1、INV2、INV3以及CMOS傳輸門TG1;所述下通道包括N型MOS管TN3、TN4,反相器INV2、INV3、INV4以及CMOS傳輸門TG2;
TN1、INV1、TN2、INV2、INV3依次連接,且TN1的第一端連接INV1的輸入端,INV1的輸出端連接TN2的第一端,TN2的第二端連接INV2的輸入端,INV2的輸出端連接INV3的輸入端;TN3、INV4、TN4依次連接,且TN3的第一端連接INV4的輸入端,INV4的輸出端連接TN4的第一端,TN4的第二端連接INV2的輸入端;TG1與TG2并聯(lián),且連接于INV2的輸入端與INV3的輸出端之間;TN1的第二端與TN3的第二端連接,連接點作為所述D觸發(fā)器得到輸入端。
2.如權利要求1所述的D觸發(fā)器,其特征在于,TN1、TN4的第三端均接時鐘信號CLK,TN2、TN3的第三端均接所述時鐘信號的反信號CLKB。
3.如權利要求2所述的D觸發(fā)器,其特征在于,TN1、TN2、TN3、TN4的第三端均為柵極。
4.如權利要求1~3任一項所述的D觸發(fā)器,其特征在于,TG1中NMOS管的柵極接時鐘信號的反信號CLKB,PMOS管的柵極接時鐘信號CLK;TG2中NMOS管的柵極接時鐘信號CLK,PMOS管的柵極接時鐘信號的反信號CLKB。
5.一種SOI時鐘雙邊沿靜態(tài)D觸發(fā)器,其特征在于,包括:上通道和下通道兩條數據通道,所述上通道包括P型MOS管TP1、TP2,反相器INV1、INV2、INV3以及CMOS傳輸門TG1;所述下通道包括P型MOS管TP3、TP4,反相器INV2、INV3、INV4以及CMOS傳輸門TG2;
TP1、INV1、TP2、INV2、INV3依次連接,且TP1的第一端連接INV1的輸入端,INV1的輸出端連接TP2的第一端,TP2的第二端連接INV2的輸入端,INV2的輸出端連接INV3的輸入端;TP3、INV4、TP4依次連接,且TP3的第一端連接INV4的輸入端,INV4的輸出端連接TP4的第一端,TP4的第二端連接INV2的輸入端;TG1與TG2并聯(lián),且連接于INV2的輸入端與INV3的輸出端之間;TP1的第二端與TP3的第二端連接,連接點作為所述D觸發(fā)器得到輸入端。
6.如權利要求5所述的D觸發(fā)器,其特征在于,TP2、TP3的第三端均接時鐘信號CLK,TP1、TP4的第三端均接所述時鐘信號的反信號CLKB。
7.如權利要求6所述的D觸發(fā)器,其特征在于,TP1、TP2、TP3、TP4的第三端均為柵極。
8.如權利要求5~7任一項所述的D觸發(fā)器,其特征在于,TG1中NMOS管的柵極接時鐘信號的反信號CLKB,PMOS管的柵極接時鐘信號CLK;TG2中NMOS管的柵極接時鐘信號CLK,PMOS管的柵極接時鐘信號的反信號CLKB。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京大學,未經北京大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110050897.5/1.html,轉載請聲明來源鉆瓜專利網。





