[發(fā)明專利]一種通用串行總線限流電路和方法有效
| 申請(qǐng)?zhí)枺?/td> | 201110005981.5 | 申請(qǐng)日: | 2011-01-12 |
| 公開(kāi)(公告)號(hào): | CN102591832A | 公開(kāi)(公告)日: | 2012-07-18 |
| 發(fā)明(設(shè)計(jì))人: | 吳玉強(qiáng);石嶺;高夫 | 申請(qǐng)(專利權(quán))人: | 深圳艾科創(chuàng)新微電子有限公司 |
| 主分類號(hào): | G06F13/40 | 分類號(hào): | G06F13/40;H02H3/08 |
| 代理公司: | 暫無(wú)信息 | 代理人: | 暫無(wú)信息 |
| 地址: | 518057 廣東省深圳市南*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 通用 串行 總線 限流 電路 方法 | ||
1.一種通用串行總線限流電路,其特征在于,所述電路包括:獲取電流單元,獲取電壓?jiǎn)卧?,比較單元,和開(kāi)關(guān)單元;
所述獲取電流單元,用于通過(guò)電流鏡像,獲取流經(jīng)USB電源線上的電流;
所述獲取電壓?jiǎn)卧?,用于將獲取的電流轉(zhuǎn)換為對(duì)應(yīng)的電壓;
所述比較單元,用于將轉(zhuǎn)換獲取的電壓與預(yù)置電壓比較大??;
所述開(kāi)關(guān)單元,用于根據(jù)比較大小的結(jié)果,控制通用串行總線的電源線的通斷。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述電路還包括:
電流調(diào)整單元,用于根據(jù)鏡像獲取的電流,和USB電源線上實(shí)際流經(jīng)的電流,調(diào)整使得鏡像獲取的電流與USB電源線上實(shí)際流經(jīng)的電流成比例。
3.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述電路還包括:
獲取預(yù)置電壓?jiǎn)卧?,用于根?jù)輸入的控制電壓,獲取與控制電壓對(duì)應(yīng)的預(yù)置電壓。
4.根據(jù)權(quán)利要求1、2、或者3任一項(xiàng)所述的電路,其特征在于,所述獲取電流單元和開(kāi)關(guān)單元,具體包括:P型MOS管MS、MP,其中,P型MOS管MS和MP的源極分別接到電源供給設(shè)備的USB電源線上,P型MOS管MS和MP的柵極分別與比較單元的輸出端連接,P型MOS管MS的漏極與獲取電壓?jiǎn)卧妮斎攵诉B接,P型MOS管MP的漏極接到USB外圍設(shè)備的USB電源線上。
5.根據(jù)權(quán)利要求4所述的電路,其特征在于,所述比較單元具體包括:放大器OP1,其正相輸入端與獲取電壓?jiǎn)卧妮敵龆诉B接,其反相輸入端輸入預(yù)置電壓,放大器OP1的輸出端為所述比較單元的輸出端。
6.根據(jù)權(quán)利要求4所述的電路,其特征在于,所述電流調(diào)整單元具體包括:放大器OP2和P型MOS管MF,其中,P型MOS管MS的漏極與放大器OP2的反相輸入端連接,P型MOS管MP的漏極與放大器OP2的正相輸入端連接,放大器OP2的輸出端與P型MOS管MF的柵極連接,P型MOS管MF的源極與P型MOS管MS的漏極連接,P型MOS管MF的漏極與OP1的正相端連接。
7.根據(jù)權(quán)利要求6所述的電路,其特征在于,所述獲取電壓?jiǎn)卧唧w包括:電阻RS,電阻RS的一端接地,另一端與P型MOS管MF的漏極連接。
8.根據(jù)權(quán)利要求3所述的電路,其特征在于,所述獲取預(yù)置電壓?jiǎn)卧?,具體包括:
電阻R0、R1、R2,N型MOS管M1、M2,電流源I0;其中,電阻R0、R1、R2依次串聯(lián),電阻R0、R1、R2依次串聯(lián)的支路連接于電流源I0和地之間;
N型MOS管M1的漏極與電流源I0輸出端連接、源極分別與N型MOS管M2的漏極和電阻R1連接、柵極輸入第一控制電壓VR1;
N型MOS管M2的漏極與MOS管M1的源極連接、源極與電阻R2非接地的一端連接、柵極輸入第二控制電壓VR2。
9.一種通用串行總線限流方法,其特征在于,所述方法包括:
通過(guò)電流鏡像,獲取流經(jīng)USB電源線上的電流;
將獲取的電流轉(zhuǎn)換為對(duì)應(yīng)的電壓;
將轉(zhuǎn)換獲取的電壓與預(yù)置電壓比較大??;
根據(jù)比較大小的結(jié)果,控制通用串行總線的電源線的通斷。
10.根據(jù)權(quán)利要求9所述的方法,其特征在于,所述將轉(zhuǎn)換獲取的電壓與預(yù)置電壓比較大小之前,所述方法還包括:
根據(jù)鏡像獲取的電流,和USB電源線上實(shí)際流經(jīng)的電流,調(diào)整使得鏡像獲取的電流與USB電源線上實(shí)際流經(jīng)的電流成比例。
11.根據(jù)權(quán)利要求9所述的方法,其特征在于,所述方法還包括:根據(jù)輸入的控制電壓,獲取與控制電壓對(duì)應(yīng)的預(yù)置電壓。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳艾科創(chuàng)新微電子有限公司,未經(jīng)深圳艾科創(chuàng)新微電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110005981.5/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 串行式內(nèi)存的直接執(zhí)行系統(tǒng)及方法
- 模塊化對(duì)象串行化體系結(jié)構(gòu)
- 用于高速數(shù)據(jù)輸入/輸出的半導(dǎo)體存儲(chǔ)器件
- 對(duì)串行信號(hào)進(jìn)行測(cè)試的數(shù)據(jù)處理設(shè)備及方法
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 一種串行總線式條碼解碼芯片以及條碼解碼裝置
- 通用串行總線主機(jī)、設(shè)備及信息傳輸方法
- 串行閃存控制器、串行閃存及其執(zhí)行的方法
- 一種微控制器的串行接口與仿真調(diào)試接口復(fù)用方法及裝置
- 信號(hào)傳輸系統(tǒng)
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法





