[發明專利]用于芯片上系統的可動態重新配置的模擬路由電路及方法有效
| 申請號: | 201080030381.8 | 申請日: | 2010-05-10 |
| 公開(公告)號: | CN102483721A | 公開(公告)日: | 2012-05-30 |
| 發明(設計)人: | 貝特·蘇朗;哈洛爾德·庫茲;堤摩西·威廉斯;詹姆士·蘇特;布魯斯·拜凱特;梅蘭妮·芮奇蒙;納坦·柯哈根;馬克·哈斯丁司;易許華爾·堤亞加拉根;瓦倫·辛德 | 申請(專利權)人: | 賽普拉斯半導體公司 |
| 主分類號: | G06F13/00 | 分類號: | G06F13/00 |
| 代理公司: | 北京銀龍知識產權代理有限公司 11243 | 代理人: | 許靜;黃燦 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 芯片 系統 動態 重新 配置 模擬 路由 電路 方法 | ||
1.一種集成電路裝置,其特征在于,包括:
可動態或靜態重新配置的模擬信號切換構造,其包括
多個全局總線,所述多個全局總線響應于模擬路由數據而通過引腳連接電路選擇性地連接到外部引腳,以及
多個局部總線,所述多個局部總線響應于所述模擬路由數據而通過路由連接電路選擇性地連接到模擬塊和/或全局總線;以及
至少一個處理器電路,其響應于指令數據而執行預定操作。
2.如權利要求1所述的集成電路裝置,其特征在于:
所述引腳連接電路包括開關電路,所述開關電路響應于所述模擬路由數據而選擇性地將一個外部引腳連接到多個全局總線中的任一者。
3.如權利要求1所述的集成電路裝置,其特征在于:
所述引腳連接電路包括多路復用器電路,所述多路復用器電路響應于所述模擬路由數據而選擇性地將一個外部引腳連接到多個全局總線中的任一者。
4.如權利要求1所述的集成電路裝置,其特征在于:
所述路由連接電路包括開關電路,所述開關電路響應于所述模擬路由數據而選擇性地將至少一個模擬塊連接到所述局部總線和/或全局總線中的任一者。
5.如權利要求1所述的集成電路裝置,其特征在于:
所述路由連接電路包含
第一路由連接電路,其提供具有第一阻抗的連接,以及
第二路由連接電路,其提供具有第二阻抗的連接,所述第二阻抗小于所述第一阻抗。
6.如權利要求1所述的集成電路裝置,其特征在于:
所述局部總線和全局總線經屏蔽以減少其間的信號耦合。
7.如權利要求1所述的集成電路裝置,其中:
所述可重新配置的模擬信號切換構造進一步包含
至少一個多路復用器(MUX)總線,其通過所述引腳連接電路而選擇性地連接到所述引腳中的任一者,且通過所述路由連接電路而連接到至少一個全局和/或局部總線。
8.如權利要求1所述的集成電路裝置,其特征在于,進一步包含:
可編程邏輯部分,其包括多個數字可編程塊;以及
數字系統互連件,其提供來自至少所述可編程邏輯部分或所述至少一個處理器電路的所述模擬路由數據。
9.如權利要求8所述的集成電路裝置,其特征在于,進一步包含:
直接存取電路,其經耦合以在所述集成電路與在所述集成電路外部的來源之間傳送數據;且
所述數字系統互連件還提供來自所述直接存取電路的所述模擬路由數據。
10.一種集成電路,其特征在于,包括:
至少一個處理器電路;
多個模擬電路塊;以及
可動態或靜態重新配置的模擬路由構造,其響應于來自至少一個路由數據源以及所述至少一個處理器電路的模擬路由數據而選擇性地互連所述模擬電路塊與輸入/輸出(I/O)引腳。
11.如權利要求10所述的集成電路,其特征在于:
所述至少一個其它路由數據源是選自以下各項:可編程數字邏輯部分,其形成于所述集成電路中;以及直接存取電路,其在所述集成電路與在所述集成電路外部的來源之間傳送數據。
12.如權利要求10所述的集成電路,其特征在于:
所述可重新配置的模擬路由構造包含選自以下各項的連接電路:開關電路,其提供單一構造點與多個其它構造點中的任一者之間的連接;以及多路復用器電路,其提供單個構造點與多個其它構造點中的一者之間的單個連接。
13.如權利要求12所述的集成電路,其特征在于:
至少一個電壓產生電路,其產生在由所述集成電路接收的電源供應電壓范圍之外的至少一個開關電壓,且將所述至少一個開關電壓提供到至少一個連接電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于賽普拉斯半導體公司,未經賽普拉斯半導體公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201080030381.8/1.html,轉載請聲明來源鉆瓜專利網。





