[發(fā)明專利]使用有界誤差向量幅度的峰均值功率比降低有效
| 申請?zhí)枺?/td> | 201080018623.1 | 申請日: | 2010-04-22 |
| 公開(公告)號: | CN102439933A | 公開(公告)日: | 2012-05-02 |
| 發(fā)明(設(shè)計(jì))人: | 瑞哈溫達(dá)·M·瑞歐;克里斯多夫·H·迪克 | 申請(專利權(quán))人: | 吉林克斯公司 |
| 主分類號: | H04L27/26 | 分類號: | H04L27/26;H04L27/34 |
| 代理公司: | 北京銀龍知識產(chǎn)權(quán)代理有限公司 11243 | 代理人: | 許靜;黃燦 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 使用 誤差 向量 幅度 均值 功率 降低 | ||
技術(shù)領(lǐng)域
本發(fā)明的實(shí)施例涉及集成電路裝置(“IC”)。更明確地說,本發(fā)明的實(shí)施例涉及用于針對IC使用有界誤差向量幅度來降低(包括但不限于最小化)OFDM和/或OFDMA系統(tǒng)的峰均值功率比的信號處理。
背景技術(shù)
可編程邏輯裝置(“PLD”)是一類眾所周知的集成電路,其可經(jīng)編程以執(zhí)行指定邏輯功能。一類PLD(即,現(xiàn)場可編程門陣列(“FPGA”))通常包括可編程瓦片陣列。舉例來說,這些可編程瓦片可包括輸入/輸出塊(“IOB”)、可配置邏輯塊(“CLB”)、專用隨機(jī)存取存儲器塊(“BRAM”)、乘法器、數(shù)字信號處理塊(“DSP”)、處理器、時(shí)鐘管理器、延遲鎖定環(huán)路(“DLL”)等等。如本文中所使用,“包括”意味著不受限制地包括。
每一可編程瓦片通常包括可編程互連和可編程邏輯兩者。可編程互連通常包括大量具有變動長度的互連線,其通過可編程互連點(diǎn)(“PIP”)互連。可編程邏輯使用可編程元件來實(shí)施用戶設(shè)計(jì)的邏輯,所述可編程元件可包括(例如)函數(shù)發(fā)生器、寄存器、算術(shù)邏輯等等。
通常通過將配置數(shù)據(jù)流加載到內(nèi)部配置存儲器單元中來編程可編程互連和可編程邏輯,所述配置數(shù)據(jù)流定義如何配置可編程元件。配置數(shù)據(jù)可從存儲器(例如,從外部PROM)讀取或由外部裝置寫入FPGA中。各個(gè)存儲器單元的集體狀態(tài)接著確定FPGA的功能。
另一類PLD是復(fù)雜可編程邏輯裝置或CPLD。CPLD包括兩個(gè)或兩個(gè)以上“功能塊”,其通過互連開關(guān)矩陣連接在一起并連接到輸入/輸出(“I/O”)資源。CPLD的每一功能塊包括二級AND/OR結(jié)構(gòu),其類似于可編程邏輯陣列(“PLA”)和可編程陣列邏輯(“PAL”)裝置中所使用的那些結(jié)構(gòu)。在CPLD中,配置數(shù)據(jù)通常以芯片上形式存儲于非易失性存儲器中。在一些CPLD中,配置數(shù)據(jù)以芯片上形式存儲于非易失性存儲器中,接著下載到易失性存儲器作為初始配置(編程)序列的部分。
對于所有這些可編程邏輯裝置(“PLD”),裝置的功能性由出于所述目的而提供給裝置的數(shù)據(jù)位控制。所述數(shù)據(jù)位可存儲在易失性存儲器(例如,靜態(tài)存儲器單元,如在FPGA和一些CPLD中)中,存儲在非易失性存儲器(例如,快閃存儲器,如在一些CPLD中)中,或存儲在任何其它類型的存儲器單元中。
其它PLD是通過應(yīng)用處理層(例如金屬層)來編程的,所述處理層可編程地互連裝置上的各種元件。這些PLD稱為掩模可編程裝置。還可以其它方式來實(shí)施PLD,例如使用熔絲或反熔絲技術(shù)。術(shù)語“PLD”和“可編程邏輯裝置”包括但不限于這些示范性裝置,同樣涵蓋僅部分可編程的裝置。舉例來說,一類的PLD包括硬編碼晶體管邏輯與可編程開關(guān)結(jié)構(gòu)的組合,所述可編程開關(guān)結(jié)構(gòu)可編程地互連所述硬編碼晶體管邏輯。
正交頻分多路復(fù)用(“OFDM”)和正交頻分多址(“OFDMA”)是用于寬帶通信的普遍調(diào)制技術(shù)。盡管OFDM和OFDMA具有頻譜效率且涉及針對頻率選擇性信道具有較低復(fù)雜性的解調(diào)器,但其往往會具有高峰均值功率比(“PAPR”)值,這會降低功率放大器效率。其他人已提議主動星座圖擴(kuò)展(“ACE”)以實(shí)現(xiàn)PAPR降低。
ACE程序改變符號位置。然而,ACE在發(fā)射器中引入星座圖誤差,其可能會違反誤差向量幅度(“EVM”)限制,所述限制例如由一些標(biāo)準(zhǔn)強(qiáng)加。這些標(biāo)準(zhǔn)包括第三代合作伙伴計(jì)劃-長期演進(jìn)(“3GPP-LTE”)和電氣電子工程師協(xié)會(“IEEE”)802.16e(“移動WiMax”)。
發(fā)明內(nèi)容
一個(gè)或一個(gè)以上方面大體上涉及集成電路裝置(“IC”),且更明確地說,涉及針對IC使用有界誤差向量幅度來降低OFDM和/或OFDMA系統(tǒng)的峰均值功率比。
一方面可大體上涉及一種用于信號處理的方法。所述方法可包括執(zhí)行ACE程序。可識別在ACE迭代之后位于有界區(qū)外部的符號。可響應(yīng)于誤差向量幅度目標(biāo)來確定所述有界區(qū)。可將所識別的符號平移到所述有界區(qū)。
在此方法中,可將所述符號移動到所述有界區(qū)的原點(diǎn)位置。在執(zhí)行所述ACE程序之前,可獲得星座圖的符號,其中對所述星座圖的所述符號執(zhí)行所述ACE程序。所述方法可進(jìn)一步包括獲得所述星座圖的另一組符號,且對所述星座圖的所述另一組符號執(zhí)行所述ACE程序。所述星座圖可至少為四正交振幅調(diào)制(“4-QAM”)陣列。所述有界區(qū)可針對于所述星座圖的邊緣符號區(qū)。所述邊緣符號區(qū)可為所述星座圖的角落符號區(qū)。可將所述符號移動到所述有界區(qū)的邊沿。可將所述符號移動到所述有界區(qū)的內(nèi)部中或移動到所述有界區(qū)的邊沿上。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于吉林克斯公司,未經(jīng)吉林克斯公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201080018623.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:多層包覆金屬板的制造方法
- 下一篇:半導(dǎo)體裝置
- 移動向量解碼方法和移動向量解碼裝置
- 一種用于支持向量機(jī)的在線向量選取方法
- 用于在幀序列中執(zhí)行運(yùn)動估計(jì)的數(shù)據(jù)處理系統(tǒng)和方法
- 神經(jīng)網(wǎng)絡(luò)的處理方法及裝置、存儲介質(zhì)、電子設(shè)備
- 字符序列處理方法及設(shè)備
- 向量獲取方法、裝置、電子設(shè)備以及計(jì)算機(jī)可讀存儲介質(zhì)
- 向量獲取方法、裝置、電子設(shè)備以及計(jì)算機(jī)可讀存儲介質(zhì)
- 近鄰向量的召回方法、裝置、計(jì)算機(jī)設(shè)備及存儲介質(zhì)
- 一種向量運(yùn)算裝置及運(yùn)算方法
- 生成類別向量的方法和裝置





