[實用新型]一種比較器鎖存電路無效
| 申請號: | 201020681528.7 | 申請日: | 2010-12-27 |
| 公開(公告)號: | CN201956985U | 公開(公告)日: | 2011-08-31 |
| 發明(設計)人: | 朱磊;師帥 | 申請(專利權)人: | 上海貝嶺股份有限公司 |
| 主分類號: | H03K3/012 | 分類號: | H03K3/012 |
| 代理公司: | 上海兆豐知識產權代理事務所(有限合伙) 31241 | 代理人: | 章蔚強 |
| 地址: | 上海市*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 比較 器鎖存 電路 | ||
技術領域
本實用新型涉及微電子電路,尤其涉及一種比較器鎖存電路。
背景技術
如圖1所示,業內常用的鎖存電路主要是通過兩對MOS管M3、M4和M5、M6在正反饋下形成鎖存器,其中,PMOS管M1、M2是鎖存器的輸入管,電壓Vin1、Vin2是兩個輸入電平,X點和Y點是輸入電流流向鎖存器核心的流入點,使得MOS管M3、M4和M5、M6形成正反饋。正因為輸出點就在X和Y點,因此,X和Y點電壓變化范圍和頻率都相當大,這種比較器結構的缺點是反轉踢回噪聲會較大和轉換速度不是最快。
業內常見的解決辦法是在輸入PMOS管對的下面墊上一對PMOS管,形成CASCODE(共源共柵)結構;這種結構雖然可以略微減小踢回噪聲,但是X點或者Y點在轉換到高電平階段時候,對應的輸入管M1或者M2會進入線性區,轉換速度降低的情況仍然沒有得到改善;特別是在兩個輸入電平Vin1和Vin2很低的時候,速度受影響的情況特別明顯。因此,鑒于上述情況,現在迫切需要對傳統的鎖存電路進行結構上的改進。
實用新型內容
為了解決上述現有技術存在的問題,本實用新型旨在提供一種比較器鎖存電路,以實現進一步改善高速比較器最后一級鎖存級的轉換速度的目的。
本實用新型所述一種比較器鎖存電路,它包括一電流源以及第一至第六MOS管,其中,第一MOS管的源極和第二MOS管的源極與所述電流源連接,它們的柵極分別接收第一輸入電壓和第二輸入電壓,它們的漏極分別與所述第三MOS管的源極以及第四MOS管的源極連接,所述第三MOS管的漏極、第四MOS管的柵極以及第六MOS管的柵極分別與所述第五MOS管的漏極連接,所述第四MOS管的漏極、第三MOS管的柵極以及第五MOS管的柵極分別與所述第六MOS管的漏極連接,所述第五MOS管的源極和第六MOS管的源極相連接地,所述鎖存電路還包括第七MOS管和第八MOS管,所述第七MOS管的漏極與所述第三MOS管的源極連接,并輸出第一輸出電壓,所述第八MOS管的漏極與所述第四MOS管的源極連接,并輸出第二輸出電壓,且所述第七MOS管的源極與第八MOS管的源極連接,它們的柵極相連接地。
在上述的比較器鎖存電路中,所述第一MOS管和第二MOS管均為NMOS管,且它們的源極與所述電流源的輸入端連接,該電流源的輸出端接地。
由于采用了上述的技術解決方案,本實用新型通過增加一對PMOS管,即第七MOS管和第八MOS管,并且將它們的柵極接地,同時將輸入電流的流入點改到新添加的PMOS管的漏端,從而,可以提供足夠的電流以達到需要的高速度,另外,輸入電流的流入點的電壓變動會很小,從而能急劇降低鎖存器翻轉時候的踢回噪聲。同時,本實用新型還將作為輸入管的第一MOS管和第二MOS管改為了NMOS管,使得整個鎖存器在不需要復位的情況下也可以翻轉。
附圖說明
圖1是現有的鎖存電路的結構示意圖;
圖2是本實用新型一種比較器鎖存電路的結構示意圖。
具體實施方式
下面結合附圖,對本實用新型的具體實施例進行詳細說明。
如圖2所示,本實用新型,即一種比較器鎖存電路,它包括一電流源Iss以及第一至第八MOS管M1至M8,其中,第一MOS管M1,第二MOS管M2,第五MOS管M5,第六MOS管M6均為NMOS管。第三MOS管M3,第四MOS管M4,第七MOS管M7,第八MOS管M8均為PMOS管。
第一MOS管M1的源極和第二MOS管M2的源極與電流源Iss的輸入端連接,電流源Iss的輸出端接地;
第一MOS管M1的柵極和第二MOS管M2的柵極分別接收第一輸入電壓Vin1和第二輸入電壓Vin2,它們的漏極分別與第三MOS管M3的源極以及第四MOS管M4的源極連接;
第三MOS管M3的漏極、第四MOS管M4的柵極以及第六MOS管M6的柵極分別與第五MOS管M5的漏極連接,第四MOS管M4的漏極、第三MOS管M3的柵極以及第五MOS管M5的柵極分別與第六MOS管M6的漏極連接,第五MOS管M5的源極和第六MOS管M6的源極相連接地;
第七MOS管M7的漏極與第三MOS管M3的源極連接,并輸出第一輸出電壓Vout1,第八MOS管M8的漏極與第四MOS管M4的源極連接,并輸出第二輸出電壓Vout2,且第七MOS管M7的源極與第八MOS管M8的源極相連至外部電源VDD,它們的柵極相連接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海貝嶺股份有限公司,未經上海貝嶺股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201020681528.7/2.html,轉載請聲明來源鉆瓜專利網。





