[實(shí)用新型]一種CMS總線結(jié)構(gòu)有效
| 申請(qǐng)?zhí)枺?/td> | 201020234212.3 | 申請(qǐng)日: | 2010-06-22 |
| 公開(公告)號(hào): | CN201820219U | 公開(公告)日: | 2011-05-04 |
| 發(fā)明(設(shè)計(jì))人: | 張益平;邱躍群;胡勇斌 | 申請(qǐng)(專利權(quán))人: | 深圳市英康仕電子有限公司 |
| 主分類號(hào): | G06F13/40 | 分類號(hào): | G06F13/40 |
| 代理公司: | 暫無(wú)信息 | 代理人: | 暫無(wú)信息 |
| 地址: | 518000 廣東省深圳市龍華*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 cms 總線 結(jié)構(gòu) | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及一種總線結(jié)構(gòu),具體涉及一種X86架構(gòu)曼奴(MENLOW)平臺(tái)應(yīng)用及擴(kuò)展的一致性管理系統(tǒng)(CMS)總線結(jié)構(gòu),比如:超小型個(gè)人電腦、多形態(tài)定制X86?PC、車載系統(tǒng)、網(wǎng)絡(luò)終端等等。?
背景技術(shù)
目前,計(jì)算機(jī)上采用了多種多樣的總線、接口標(biāo)準(zhǔn),一般PC機(jī)上可能涉及到的總結(jié)標(biāo)準(zhǔn)大致如下:?
LPC(Low?Pin?Count):是基于Intel標(biāo)準(zhǔn)的33MHz?4bit并行總線協(xié)議,代替以前的ISA總線協(xié)議,兩者性能相似。LPC總線,它是INTEL當(dāng)初為了取代低速落后的X-BUS而推出的總線標(biāo)準(zhǔn)。一般用于主板南橋芯片通信。?
LVDS(Low?Voltage?Differential?Signaling)是一種低壓差分信號(hào)技術(shù),它使得信號(hào)能在差分PCB線對(duì)或平衡電纜上以幾百M(fèi)bps的速率傳輸,其低壓幅和低電流驅(qū)動(dòng)輸出實(shí)現(xiàn)了低噪聲和低功耗。?
IDE=Integrated?Device?Electronics,集成設(shè)備電路,一般叫做IDE總線,更準(zhǔn)確地稱為是ATA。一種IDE接口磁盤驅(qū)動(dòng)器接口類型,硬盤和光驅(qū)通過(guò)IDE接口與主板連接。?
SDIO=Secure?Digital?Input?and?Output,安全數(shù)字輸入輸出。?
HD?Audio即High?Definition?Audio,意思為高保真音頻,是Intel與杜比(Dolby)公司合力推出的新一代音頻規(guī)范。與現(xiàn)行的AC’97相比,HD?Audio具有數(shù)據(jù)傳輸帶寬大、音頻回放精度高、支持多聲道陣列麥克風(fēng)音頻輸入、CPU的占用率更低和底層驅(qū)動(dòng)程序可以通用等特點(diǎn)。?
SDVO?Serial?Digital?Video?Out,即串行數(shù)字視頻輸出,利用16道的PCIExpress?x16巴士,能夠在通常的視頻信號(hào)之外再加上一個(gè)系統(tǒng)的影像輸出的規(guī)格。?
PCI?Express是新一代的總線接口,而采用此類接口的顯卡產(chǎn)品,已經(jīng)在2004年正式面世。早在2001年的春季“英特爾開發(fā)者論壇”上,英特爾公司就提出了要用新一代的技術(shù)取代PCI總線和多種芯片的內(nèi)部連接,并稱之為第三代I/O總線技術(shù)。隨后在2001年底,包括Intel、AMD、DELL、IBM在內(nèi)的20多家業(yè)界主導(dǎo)公司開始起草新技術(shù)的規(guī)范,并在2002年完成,對(duì)其正式命名為PCI?Express。?
USB,是英文Universal?Serial?BUS(通用串行總線)的縮寫,而其中文簡(jiǎn)稱為“通串線,是一個(gè)外部總線標(biāo)準(zhǔn),用于規(guī)范電腦與外部設(shè)備的連接和通訊,其包括第一代:USB?1.0/1.1的最大傳輸速率為12Mbps。1996年推出。第二代:USB?2.0的最大傳輸速率高達(dá)480Mbps。USB?1.0/1.1與USB?2.0的接口是相互兼容的。第三代:USB?3.0最大傳輸速率5Gbps,向下兼容USB1.0/1.1/2.0。?
X86架構(gòu)的曼奴(MENLOW)平臺(tái),雖然其處理速度,操作界面為世人所認(rèn)可,但其不能滿足目前市場(chǎng)上對(duì)于開發(fā)設(shè)計(jì)快速化,定制化,微型化等諸多迫切的要求。尤其是快速化,目前的設(shè)計(jì)形態(tài),每做一個(gè)新的設(shè)計(jì),MENLOW平臺(tái)Z510系列CPU和SCH綜合橋片以及內(nèi)存芯片整合都需要重新實(shí)際規(guī)劃,重新走線,而且重新再來(lái)一次測(cè)試,雖然僅僅是出于結(jié)構(gòu)上接口方式的變化,比如:原本只有兩個(gè)外圍接口,現(xiàn)在要增加到四個(gè)外圍接口,這樣樣簡(jiǎn)單的設(shè)計(jì)變化,因其沒有訂制化的架構(gòu)和形式可以移植組合,沒有固定的模塊進(jìn)行搭配組合,所以必須重復(fù)前一階段穩(wěn)定性,可靠性測(cè)試,同時(shí)費(fèi)時(shí)解決一些以前類似的問題,造成開發(fā)周期被無(wú)謂的延長(zhǎng)(最少3個(gè)月,甚至6-8個(gè)月不等),從而錯(cuò)過(guò)了進(jìn)入市場(chǎng)的黃金時(shí)期,浪費(fèi)了大量人力物力。?
實(shí)用新型內(nèi)容
為了解決在曼奴平臺(tái)基礎(chǔ)上開發(fā)設(shè)計(jì)周期較長(zhǎng)的問題,本實(shí)用新型的目?的在于提供一種集成有多種接口的CMS總線結(jié)構(gòu)。?
為實(shí)現(xiàn)上述目的,本實(shí)用新型的技術(shù)方案是:?
一種CMS總線結(jié)構(gòu),包括一印刷線路板,以及焊接在該印刷線路板邊緣的排母;所述排母包括兩組電源接口排母和五組總線接口排母,所述電源接口排母為兩排、每排10針的排母,所述總線接口排母為兩排、每排20針的排母。?
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市英康仕電子有限公司,未經(jīng)深圳市英康仕電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201020234212.3/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級(jí)總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 卡片結(jié)構(gòu)、插座結(jié)構(gòu)及其組合結(jié)構(gòu)
- 鋼結(jié)構(gòu)平臺(tái)結(jié)構(gòu)
- 鋼結(jié)構(gòu)支撐結(jié)構(gòu)
- 鋼結(jié)構(gòu)支撐結(jié)構(gòu)
- 單元結(jié)構(gòu)、結(jié)構(gòu)部件和夾層結(jié)構(gòu)
- 鋼結(jié)構(gòu)扶梯結(jié)構(gòu)
- 鋼結(jié)構(gòu)隔墻結(jié)構(gòu)
- 鋼結(jié)構(gòu)連接結(jié)構(gòu)
- 螺紋結(jié)構(gòu)、螺孔結(jié)構(gòu)、機(jī)械結(jié)構(gòu)和光學(xué)結(jié)構(gòu)
- 螺紋結(jié)構(gòu)、螺孔結(jié)構(gòu)、機(jī)械結(jié)構(gòu)和光學(xué)結(jié)構(gòu)





