[發明專利]頻率倍增器及頻率倍增的方法有效
申請號: | 201010609376.4 | 申請日: | 2010-12-28 |
公開(公告)號: | CN102664608A | 公開(公告)日: | 2012-09-12 |
發明(設計)人: | 陶云彬;劉家洲 | 申請(專利權)人: | 博通集成電路(上海)有限公司 |
主分類號: | H03K5/00 | 分類號: | H03K5/00 |
代理公司: | 上海浦一知識產權代理有限公司 31211 | 代理人: | 丁紀鐵 |
地址: | 201203 上海*** | 國省代碼: | 上海;31 |
權利要求書: | 查看更多 | 說明書: | 查看更多 |
摘要: | |||
搜索關鍵詞: | 頻率 倍增器 倍增 方法 | ||
技術領域
本發明涉及一種頻率倍增電路,特別涉及一種頻率倍增器,包括頻率倍增器的裝置和頻率倍增方法。
背景技術
鎖相環(PLL)電路經常使用在常規的頻率倍增器中。然而,PLL電路有著非常大的面積和復雜的結構。此外,PLL電路不能使用在一些功率消耗敏感的器件中。
因此,有著相對較小面積、較低復雜度和/或較低功耗的倍頻器是理想。
發明內容
本發明要解決的技術問題是提供一種頻率倍增器,其具有較低復雜度。
為解決上述技術問題,本發明的頻率倍增器,包括:
非交疊信號產生電路,用于接收第一信號和第一控制信號,并生成第一非交疊信號和第二非交疊信號,所述第一非交疊信號和第二非交疊信號都具有所述第一信號的頻率,其中所述第一非交疊信號的占空比和第二非交疊信號的占空比的平均值由所述第一控制信號決定;
結合電路,用于接收并結合所述第一非交疊信號和第二非交疊信號,來生成頻率倍增信號。
本發明還提供了一種頻率倍增的方法,包括:
用頻率倍增器接收第一信號,所述頻率倍增器包括:非交疊信號產生電路,用于接收第一信號和第一控制信號,并生成第一非交疊信號和第二非交疊信號,所述第一非交疊信號和第二非交疊信號都具有所述第一信號的頻率,其中所述第一非交疊信號的占空比和第二非交疊信號的占空比的平均值由所述第一控制信號決定;結合電路,用于接收并結合所述第一非交疊信號和第二非交疊信號,來生成頻率倍增信號;
用所述頻率倍增器倍增所述第一信號的頻率。
本發明的頻率倍增器生成具有準確占空比的頻率倍增信號。此外,本發明的頻率倍增器具有相當小的面積,因而適用于集成電路。同樣對比于具有鎖相環的頻率倍增電路,本發明的頻率倍增器具有較低的功耗和復雜度。而且,在頻率倍增器中輸入信號的占空比突然變化對頻率倍增信號并沒有大的影響。
附圖說明
下面結合附圖與具體實施方式對本發明作進一步詳細的說明:
圖1為根據本發明的實例中,倍頻器的示意框圖;
圖2為根據本發明的實例中,非交疊信號產生電路的示意框圖;
圖3為圖2所示的非交疊信號產生電路的電路細節示意圖;
圖4為圖2所示的非交疊信號產生電路的電路細節示意圖;
圖5為根據本發明的另一實例中,倍頻器的示意框圖;
圖6為圖5所示倍頻器的電路示意圖;
圖7為根據本發明的又一實例中,倍頻器的示意框圖;
圖8為根據本發明的實例中,占空比變換電路的示意框圖;
圖9為圖8中占空比變換電路的電路細節示意圖;
圖10為根據本發明的另一實例中,占空比變換電路的示意框圖;
圖11為圖10中占空比變換電路的電路細節示意圖;
圖12為根據本發明的實例中,倍頻器內的信號波形示意圖;
圖13為根據本發明的實例中,占空比變換電路內的信號波形示意圖;
圖14為根據本發明的實例中,倍頻方法的流程示意圖。
具體實施方式
下面描述本發明的各種方面和例子。下面的描述為透徹地理解和能夠實施這些實施例而提供了具體的細節。然而,本領域的一般技術人員應該理解,在省略了其中很多細節后,仍能實施本發明。此外,一些已知結構或功能可能沒有詳細顯示或記述,以免混淆這幾個實施例的相關描述。
對下文中使用的術語,即使其與本發明的某些具體實例的詳細描述結合使用,也應對這些術語做最為廣義而合理的解釋。某些術語在下面甚至會被強調,但是,對任何有意以限定的方式來解釋的術語,都將在具體描述部分明確而具體地給出這種定義。
圖1為根據本發明的實例中,倍頻器的示意框圖。如圖1所示,倍頻器1包括非交疊信號產生電路2(下面稱為產生電路)和結合電路3。
產生電路2用于接收第一信號41和第一控制信號42,并生成第一非交疊信號43和第二非交疊信號44。第一非交疊信號43和第二非交疊信號44都具有第一信號的頻率,例如f。第一非交疊信號43的占空比和第二非交疊信號44的占空比的平均值至少部分由第一控制信號42決定。
結合電路3用于接收并結合兩個非交疊信號。既然信號43和44都為有著相同的頻率f的非交疊信號,結合后信號的頻率為2f。根據本發明的實例中,結合電路3包括或門,將在下面進行討論。
圖2為在具體實例中的產生電路2。如圖2所示,產生電路2包括輸入模塊21、第一可控延遲模塊22、第二可控延遲模塊23和輸出模塊24。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于博通集成電路(上海)有限公司,未經博通集成電路(上海)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010609376.4/2.html,轉載請聲明來源鉆瓜專利網。