[發(fā)明專利]串行接口的快閃存儲器裝置及其復(fù)位動作的執(zhí)行方法有效
| 申請?zhí)枺?/td> | 201010581322.1 | 申請日: | 2010-12-06 |
| 公開(公告)號: | CN102486934A | 公開(公告)日: | 2012-06-06 |
| 發(fā)明(設(shè)計)人: | 葉潤林;林繼正 | 申請(專利權(quán))人: | 華邦電子股份有限公司 |
| 主分類號: | G11C16/02 | 分類號: | G11C16/02;G11C16/20 |
| 代理公司: | 隆天國際知識產(chǎn)權(quán)代理有限公司 72003 | 代理人: | 鄭小軍;馮志云 |
| 地址: | 中國臺灣臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 串行 接口 閃存 裝置 及其 復(fù)位 動作 執(zhí)行 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及一種串行接口的快閃存儲器裝置,且特別涉及一種針對串行接口的快閃存儲器芯片進行復(fù)位的裝置以及方法。
背景技術(shù)
為了提高電子產(chǎn)品的競爭力,過去內(nèi)置在電子產(chǎn)品中的并行(parallel)快閃存儲器芯片漸漸的被低成本的串行式(serial)快閃存儲器芯片所取代。在壓低成本的考慮下,而這種串行式的快閃存儲器芯片通常只能以低接腳數(shù)的方式進行封裝。也因此,這種串行式的快閃存儲器芯片通常提供芯片選擇接腳(chip?select,/CS)、數(shù)據(jù)輸入接腳(serial?data?input,SI)、數(shù)據(jù)輸出接腳(serial?dataoutput,SDO)、時鐘脈沖接腳(clock,CLK)、寫入保護接腳(write?protect,/WP)、功能保存接腳(/HOLD)、電源接腳(VDD)以及接地接腳(GND)等8個接腳(“/”表示低電平使能)。
也就是說,串行式的快閃存儲器芯片通常是不提供復(fù)位接腳讓使用者可以由快閃存儲器芯片的外部來使快閃存儲器芯片進行復(fù)位的動作。而當使用者必須針對快閃存儲器芯片進行復(fù)位動作時,就只能將快閃存儲器芯片的電源重新啟動以使快閃存儲器芯片內(nèi)置的電源開啟復(fù)位電路(power-on?resetcircuit)動作來復(fù)位快閃存儲器芯片。而這個電源重新啟動的動作,可能也會使得與快閃存儲器芯片共用電源的其他電路(例如控制器)的電源被重新啟動。這樣一來,快閃存儲器芯片所屬的整個系統(tǒng)將會變得難以控制,而必須重新進行初始化,造成極大的困擾。
發(fā)明內(nèi)容
本發(fā)明分別提供一種串行接口的快閃存儲器裝置及其復(fù)位動作的執(zhí)行方法,使寫入保護接腳或功能保存接腳也可以用來傳輸復(fù)位信號以復(fù)位快閃存儲器裝置。
本發(fā)明分別提供一種串行接口的快閃存儲器裝置及其復(fù)位動作的執(zhí)行方法,利用現(xiàn)有的時鐘脈沖接腳以及數(shù)據(jù)輸入接腳來進行快閃存儲器裝置的復(fù)位動作。
本發(fā)明提供一種串行接口的快閃存儲器裝置,包括選擇器、核心電路以及可編程數(shù)據(jù)庫。選擇器耦接快閃存儲器裝置的寫入保護接腳或功能保存接腳的其中之一,依據(jù)選擇信號來決定寫入保護接腳或功能保存接腳連接至復(fù)位信號線與否。核心電路耦接復(fù)位信號線,接收復(fù)位信號線上所傳送的復(fù)位信號進行復(fù)位??删幊虜?shù)據(jù)庫耦接選擇器,提供以通過編程的方式來被寫入選擇數(shù)據(jù),可編程數(shù)據(jù)庫并輸出選擇數(shù)據(jù)以作為選擇信號。
本發(fā)明另提供一種串行接口的快閃存儲器裝置,包括命令接收器、命令解碼器以及核心電路。命令接收器耦接快閃存儲器裝置的時鐘脈沖接腳以及數(shù)據(jù)輸入接腳,命令接收器依據(jù)數(shù)據(jù)輸入接腳及時鐘脈沖接腳依序接收多個命令數(shù)據(jù)。命令解碼器耦接命令接收器,并接收命令數(shù)據(jù)所形成的命令序列。命令解碼器更依據(jù)比較命令序列與參考序列來產(chǎn)生復(fù)位信號。核心電路耦接命令解碼器,接收復(fù)位信號并依據(jù)復(fù)位信號進行復(fù)位。
本發(fā)明還提供一種快閃存儲器裝置的復(fù)位動作的執(zhí)行方法,包括:首先,由可編程數(shù)據(jù)庫接收選擇數(shù)據(jù),然后依據(jù)選擇數(shù)據(jù)判斷來決定使快閃存儲器裝置的寫入保護接腳或功能保存接腳的其中之一連接至復(fù)位信號線。
本發(fā)明更提供另一種快閃存儲器裝置的復(fù)位動作的執(zhí)行方法,包括:先通過快閃存儲器裝置的時鐘脈沖接腳以及數(shù)據(jù)輸入接腳依序接收多個命令數(shù)據(jù),再通過比較參考序列與命令數(shù)據(jù)所形成的命令序列以產(chǎn)生復(fù)位信號。其中,復(fù)位信號用以針對快閃存儲器裝置的核心電路進行復(fù)位動作。
基于上述,本發(fā)明利用串行接口的快閃存儲器裝置的寫入保護接腳或功能保存接腳不需要執(zhí)行其原本功能時,將寫入保護接腳或功能保存接腳的其中之一切換為可以執(zhí)行復(fù)位功能的接腳,使串行接口的快閃存儲器裝置可以在不需要增加額外的接腳的情況下來執(zhí)行復(fù)位的動作。另外,本發(fā)明還提出利用串行接口的快閃存儲器裝置的時鐘脈沖接腳以及數(shù)據(jù)輸入接腳來傳輸特定的命令序列,并通過這個特定的命令序列來使快閃存儲器裝置內(nèi)部自行產(chǎn)生復(fù)位信號并進行復(fù)位動作,同樣可以在不需要增加額外的接腳的情況下來完成執(zhí)行復(fù)位的動作。
為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施例,并配合附圖作詳細說明如下。
附圖說明
圖1為本發(fā)明一實施例的快閃存儲器裝置100的示意圖。
圖2A示出本發(fā)明圖1實施例的選擇器120的一實施方式。
圖2B為非易失性存儲器的一燒寫方式的波形圖。
圖3A為本發(fā)明另一實施例的快閃存儲器裝置300的示意圖。
圖3B為圖3A實施方式的動作波形圖。
圖3C示出本發(fā)明一實施例的動作流程。
圖4為本發(fā)明的另一實施例的快閃存儲器裝置500的示意圖。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于華邦電子股份有限公司,未經(jīng)華邦電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010581322.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種護膝
- 下一篇:一種無法蘭波導(dǎo)組件的焊接裝置





