[發明專利]一種輸出基站主時鐘的方法和裝置有效
| 申請號: | 201010509708.1 | 申請日: | 2010-10-18 |
| 公開(公告)號: | CN101984716A | 公開(公告)日: | 2011-03-09 |
| 發明(設計)人: | 王超;魯雪峰;郭曉春 | 申請(專利權)人: | 新郵通信設備有限公司 |
| 主分類號: | H04W56/00 | 分類號: | H04W56/00;H04W88/08 |
| 代理公司: | 北京市隆安律師事務所 11323 | 代理人: | 權鮮枝 |
| 地址: | 510663 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 輸出 基站 時鐘 方法 裝置 | ||
技術領域
本發明涉及移動通信技術領域,特別是涉及一種輸出基站主時鐘的方法和裝置。
背景技術
在時分復用同步碼分多址(TD-SCDMA,Time?Division?Synchronous?CDMA)系統和TD-LTE(即TD-SCDMA的長期演進)系統中,基站根據全球定位系統(GPS,Global?Position?System)或其他同步時鐘源來調整爐溫控制晶體振蕩器(OCXO,Oven?Controlled?Crystal?Oscillator)和數字鎖相環輸出的時鐘,并以此時鐘為基準作為基帶單元(BBU,Baseband?Unit)系統主時鐘,這里稱為基站主時鐘。基站主時鐘將產生TD_SCDMA/TD-LTE系統幀定時信號、時隙定時等同步信號,分配給基站的其他板卡,保證BBU基站同步、切換等功能的實現。系統主時鐘要求有高準確度、高穩定度和低相位噪聲,尤其在TD-LTE系統中,基站系統的業務數據有更高的傳輸速率。而高質量的基站主時鐘可以降低數據傳輸的誤碼率。
圖1現有技術中的基站主時鐘輸出系統的結構示意圖。如圖1所示,GPS模塊101接收GPS產生的秒脈沖信號發送到CPLD模塊102;CPLD模塊102接收GPS模塊201發送的秒脈沖信號和數字鎖相環106輸出的時鐘信號,進行鑒頻或鑒相,并輸出結果信息給CPU處理模塊103;CPU處理模塊103根據CPLD模塊102的輸出結果信息計算出晶振調節值,并輸出給數模轉換器104;數模轉換器104接收來自CPU處理模塊103的晶振調節值,并進行數模轉換處理,用所得到的模擬信號對OCXO?105進行調節;OCXO?105在數模轉換器輸出的調節值的調節下輸出10MHz的時鐘信號;數字鎖相環106以OCXO?105的輸出為參數,輸出本地的61.44MHz的時鐘信號,將該時鐘信號輸出給CPLD模塊102的同時作為基站主時鐘輸出。
但是,目前的輸出基站主時鐘的方案中,數字鎖相環將10MHz倍頻到61.44MHz,在系統啟動后直接設置數字鎖相環芯片參數,數字鎖相環只要可以鎖定,內部芯片的參數就不再調整。在圖1所示的結構中,CPU處理模塊完成對GPS的跟蹤鎖定后,系統主時鐘精度完全依賴OCXO和數字鎖相環自身。但是,OCXO在不同環境下存在差異,且數字鎖相環的高頻和低頻相位噪聲具有不確定性,因此,當相位噪聲較大時,會影響系統主時鐘的輸出,使本地的61.44MHz時鐘惡化。尤其是在TD_SCDMA向TD-LTE系統兼容時,由于時鐘質量較差,導致高傳輸速率的數據具有很高的誤碼率,使TD-LTE傳輸的帶寬指標無法完成。
綜上所述,現有的輸出基站主時鐘的方案,其輸出的基站主時鐘的相位噪聲和抖動較大。
發明內容
本發明公開了一種輸出基站主時鐘的方法,該方法能夠降低基站主時鐘的相位噪聲和抖動。
本發明還公開了一種輸出基站主時鐘的裝置,該裝置能夠降低基站主時鐘的相位噪聲和抖動。
為達到上述目的,本發明的技術方案是這樣實現的:
本發明公開了一種輸出基站主時鐘的方法,在基站主時鐘輸出系統中,數字鎖相環以晶振的輸出時鐘為參考輸出基站主時鐘,該方法包括:
A、為數字鎖相環中的環路濾波器選定多組環路濾波器參數;
B、計算數字鎖相環中的環路濾波器在每一組環路濾波器參數下工作時,數字鎖相環輸出的時鐘的抖動值;
C、選擇最小抖動值所對應的一組環路濾波器參數作為數字鎖相環中的環路濾波器的選定工作參數;
D、將數字鎖相環中的環路濾波器在所述選定工作參數下工作時,數字鎖相環輸出的時鐘作為基站主時鐘。
本發明還公開了一種輸出基站主時鐘的裝置,該裝置包括:GPS模塊、CPLD模塊、CPU處理模塊、模數轉換器、晶振和數字鎖相環,其中:
GPS模塊,用于接收GPS產生的秒脈沖信號,并將GPS的秒脈沖信號發送到CPLD模塊;
CPLD模塊,用于接收GPS模塊發送的秒脈沖信號和數字鎖相環輸出的時鐘信號,進行鑒頻或鑒相,并輸出結果信息給CPU處理模塊;
CPU處理模塊,用于根據CPLD模塊的輸出的結果信息計算出晶振調節值,并輸出給數模轉換器;
數模轉換器,用于對來自CPU處理模塊的晶振調節值進行數模轉換處理,用所得到的模擬信號對晶振進行調節;
晶振,用于在數模轉換器輸出的調節值的調節下輸出標稱頻率的時鐘信號;
數字鎖相環,用于以晶振的輸出時鐘為參考,輸出基站主時鐘,同時將該時鐘輸出給CPLD模塊;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于新郵通信設備有限公司,未經新郵通信設備有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010509708.1/2.html,轉載請聲明來源鉆瓜專利網。





