[發明專利]一種基于CPLD/FPGA的旋變編碼器用SSI數據發送器無效
| 申請號: | 201010296090.5 | 申請日: | 2010-09-29 |
| 公開(公告)號: | CN102023625A | 公開(公告)日: | 2011-04-20 |
| 發明(設計)人: | 鄒鳳欣;高增雪;王敏;楊溪林 | 申請(專利權)人: | 北京金自天正智能控制股份有限公司 |
| 主分類號: | G05B19/418 | 分類號: | G05B19/418 |
| 代理公司: | 北京永創新實專利事務所 11121 | 代理人: | 官漢增 |
| 地址: | 100070 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 cpld fpga 編碼 器用 ssi 數據 發送 | ||
1.一種基于CPLD/FPGA的旋變編碼器用SSI數據發送器,其特征在于:采用CPLD/FPGA為基本的硬件平臺,主要包含RD控制器、SSI通訊接口、FIFO和RD解碼器,所述RD控制器控制通過數據總線,連接在RD解碼器和FIFO之間,RD解碼器采集旋轉變壓器的角位移信息,并通過RD控制器暫時存儲到FIFO中,SSI通訊接口用于連接上位機和FIFO,根據上位機發出的SSI同步脈沖時鐘信號的特征,將FIFO中存儲的角位移信息發送給上位機。
2.根據權利要求1所述的基于CPLD/FPGA的旋變編碼器用SSI數據發送器,其特征在于:所述的SSI通訊接口主要由控制邏輯、邊沿檢測邏輯、并行數據寄存器、選擇器和計時器構成,其中,邊沿檢測邏輯用于檢測來自上位機的工業編碼器用SSI同步脈沖時鐘信號的上升沿和下降沿;控制邏輯根據邊沿檢測邏輯檢測到的同步時鐘脈沖信號的各種特征信息來控制選擇器將并存數據寄存器中的數據發送出去;計時器根據邊沿檢測邏輯檢測到的SSI同步時鐘脈沖信號的各種特征產生控制邏輯的狀態切換信息;并行數據寄存器用于暫存RD控制器采集的角位移置信息。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京金自天正智能控制股份有限公司,未經北京金自天正智能控制股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010296090.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:液晶面板母板及其制作方法
- 下一篇:一種起紗器





